[发明专利]可以对复合操作数进行压缩操作的微处理器无效
申请号: | 200710165720.3 | 申请日: | 1995-12-01 |
公开(公告)号: | CN101211255A | 公开(公告)日: | 2008-07-02 |
发明(设计)人: | A·皮莱格;Y·雅列;M·米陶尔;L·M·门纳梅尔;B·艾坦 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F9/318;G06T1/20;G06T1/60 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 王小衡 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 可以 复合 作数 进行 压缩 操作 微处理器 | ||
1.一种设备,包括:
从含有N/2位元素A1和A2的第一M×N位源压缩数据和含有N/2位元素B1和B2的第二M×N位源压缩数据产生第一N位结果的装置,所述第一N位结果包括A1和B1;和
用于将所述第一N位结果存储在M×N位的目标中的装置。
2.根据权利要求1的设备,其中还包括:
产生第二N位结果的装置,所述第二N位结果包括A2和B2;和
将所述第一和第二N位结果作为压缩数据元素存储在M×N位的目标中的装置。
3.根据权利要求2的设备,其中还包括:
从所述指令识别的结构寄存器访问第一M×N位源压缩数据的装置;和
用第一和第二N位结果覆盖所述指令识别的结构寄存器中的第一M×N位源压缩数据的装置。
4.根据权利要求2的设备,其中所述第一M×N源压缩数据还包括另外的N/2位元素A3、A4,所述第二M×N源压缩数据还包括另外的N/2位元素B3、B4;
且其中所述设备还包括:
产生第三N位结果的装置,所述第三N位结果包括A3和B3;
产生第四N位结果的装置,所述第四N位结果包括A4和B4;
将所述第三和第四N位结果作为压缩数据元素存储在M×N位的目标中的装置。
5.一种计算机系统,适于处理数字运动视频信号,包括:
一个存储器,用于存储由第一组M个压缩N位数据元素构成的第一M×N位数据,和由第二组M个压缩N位数据元素构成的第二M×N位数据;
一个与所述存储器耦接的处理器,用于访问所述第一和第二M×N位数据,和响应于具有第一格式的指令产生第三组M/2个压缩的2N位结果,所述第一格式可操作以识别对应于第一M×N位数据的第一源和对应于第二M×N位数据的第二源,对应于来自第一和第二组M个压缩N位数据元素的M/2个串联的相应元素对的第三组M/2个压缩的2N位结果;
一个与所述处理器耦接的总线,用于发送输入信号到处理器和从处理器发送输出信号;
一个将所述总线与一个或者多个视频装置耦接的接口,所述一个或者多个视频装置选自由视频数字化装置、视频采集装置、网络电缆和视频记录装置组成的组中;和
一个与所述总线耦接的光盘驱动器,所述光盘驱动器用于接收能存储数字运动视频数据的光盘。
6.一种计算机系统,适于处理数字静态图像,包括:
一个存储器,用于存储由第一组M个压缩N位数据元素构成的第一M×N位数据,和由第二组M个压缩N位数据元素构成的第二M×N位数据;
一个与所述存储器耦接的处理器,用于访问所述第一和第二M×N位数据,和响应于具有第一格式的指令产生第三组M/2个压缩的2N位结果,所述第一格式可操作以识别对应于第一M×N位数据的第一源和对应于第二M×N位数据的第二源,对应于来自第一和第二组M个压缩N位数据元素的M/2个串联的相应元素对的第三组M/2个压缩的2N位结果;
一个与所述处理器耦接的总线,用于发送输入信号到处理器和从处理器发送输出信号;
一个将所述总线与一个或者多个图象装置耦接的接口,所述一个或者多个图象装置选自由图象再现装置、笔、静态图象采集装置、硬拷贝装置和触摸屏显示装置组成的组中;和
一个与所述总线耦接的盘片驱动器,所述盘片驱动器用于接收可拆卸的盘片,所述可拆卸的盘片选自能存储数字静态图象数据的光盘和磁盘组成的组中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710165720.3/1.html,转载请声明来源钻瓜专利网。