[发明专利]时钟相位误差校正的可编程延迟无效
申请号: | 200710129009.2 | 申请日: | 2007-06-30 |
公开(公告)号: | CN101102106A | 公开(公告)日: | 2008-01-09 |
发明(设计)人: | S·陈;A·K·马丁;Y·L·周 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H03L7/07 | 分类号: | H03L7/07;G06F1/10 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 曾祥夌;张志醒 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 相位 误差 校正 可编程 延迟 | ||
1.一种方法,它包括:
将来自两个时钟信号线路的差分时钟信号接收到具有第一大小的第一晶体管差分对;
将来自所述两个时钟信号线路的所述差分时钟信号接收到其大小小于所述第一大小的第二晶体管差分对;
将所述差分时钟信号转换成单端时钟信号;
通过控制在所述第一晶体管差分对与所述第二晶体管差分对之间的跨导,来同步任何差分时钟相位误差;以及
通过反相器输出所述单端时钟信号。
2.如权利要求1所述的方法,其中,控制在所述第一晶体管差分对与所述第二晶体管差分对之间的所述跨导的步骤包括控制流经所述第一晶体管差分对的电流和流经所述第二晶体管差分对的电流的比率。
3.如权利要求1所述的方法,还包括:
动态监视所述差分时钟相位误差;以及
响应存在的时钟相位误差量,增大或减小流经所述第一晶体管差分对、所述第二晶体管差分对或所述第一和第二晶体管差分对的所述电流。
4.如权利要求3所述的方法,其中,增大或减小所述电流还包括对耦合到所述第一晶体管差分对的第一可编程电流源和耦合到所述第二晶体管差分对的第二可编程电流源进行编程。
5.如权利要求1所述的方法,其中,所述第二晶体管差分对在大小上是所述第一晶体管差分对的1/2。
6.如权利要求1所述的方法,其中,所述第二晶体管差分对在大小上是所述第一晶体管差分对的1/4。
7.一种时钟缓冲电路,包括:
大小相等的第一晶体管差分对,用于接收差分时钟信号对,用来将所述差分时钟信号对转换成单端时钟信号,并输出所述单端时钟信号;以及
第一可编程电流源,耦合到所述第一晶体管对,用来改变流经所述第一晶体管对的所述电流。
8.如权利要求7所述的时钟缓冲电路,还包括:
大小相等的第二晶体管差分对,用于接收所述差分时钟信号对,用来将所述差分时钟信号对转换成所述单端时钟信号,并输出所述单端时钟信号,其中,所述第二差分对中所述晶体管的大小小于所述第一差分对中所述晶体管的大小;以及
第二可编程电流源,耦合到所述第二晶体管对,用来改变流经所述第二晶体管对的所述电流。
9.如权利要求8所述的时钟缓冲电路,还包括反相器,用于从所述第一和第二晶体管差分对接收所述单端时钟信号,将所述单端时钟信号进行反相,并输出所述反相的单端时钟信号。
10.如权利要求9所述的时钟缓冲电路,其中,所述第一可编程电流源另外耦合到一个或多个可编程输入线路,以便对允许流经所述第一可编程电流源的电流量进行编程,并且所述第二可编程电流源另外耦合到一个或多个可编程输入线路,以便对允许流经所述第二可编程电流源的电流量进行编程。
11.如权利要求10的时钟缓冲电路,其中,通过发送到所述可编程输入线路的数据,增大或减小流经所述第一晶体管差分对的所述电流、流经所述第二晶体管差分对的所述电流或流经所述第一和所述第二晶体管差分对两者的所述电流,以便将可调整延迟添加到所述差分时钟信号对,从而补偿任何时钟相位误差,以及所述反相器包括所述时钟缓冲电路的一部分。
12.如权利要求8所述的时钟缓冲电路,其中,在所述第一与第二对之间所述晶体管大小中的差指所述晶体管宽度差,其中,所有晶体管具有相同的长度。
13.如权利要求12所述的时钟缓冲电路,其中,所述第二晶体管差分对中每个晶体管的大小是所述第一晶体管差分对中每个晶体管的大小的1/2。
14.如权利要求12所述的时钟缓冲电路,其中,所述第二晶体管差分对中每个晶体管的大小是所述第一晶体管差分对中每个晶体管的大小的1/4。
15.如权利要求8所述时钟缓冲电路,其中,所述已接收差分时钟信号对还包括按0度、90度、180度和270度四个相位来分配时钟的正交相位时钟信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710129009.2/1.html,转载请声明来源钻瓜专利网。