专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果8212675个,建议您升级VIP下载更多相关专利
  • [发明专利]编码方法、编码器以及解码器-CN200980152566.3有效
  • 村上丰 - 松下电器产业株式会社
  • 2009-12-18 - 2011-11-30 - H03M13/19
  • 将由使用了编码率1/2的LDPC-CC的编码输出即信息及奇偶校验位构成的12k(k为自然数)比特作为1周期,在从1周期中仅将信息按照编码输出的输出顺序排列所得的信息X6i、X6i+1、X6i+2X6i、X6(i+k-1)、X6(i+k-1)+1、X6(i+k-1)+2X6(i+k-1)+3、X6(i+k-1)+4、X6(i+k-1)+5的6k比特中的、3k个信息Xj中,插入已知信息的情况下,将已知信息插入在信息Xj中,以使不同的3k个的j除以3所得的余数中、余数是0的个数为k个、余数是1的个数为k个、以及余数是2的个数为k个,并且从包含已知信息的信息求所述奇偶校验位。奇偶校验式为(Da1+Da2+Da3)X(D)+(Db1+Db2+Db3)P(D)=0...(1-1)(DA1+DA2+DA3)X(D)+(DB1+DB2+DB3)P(D)=0...(1-2)(Dα1+其中,X(D)是信息X的多项式表达式,P(D)是奇偶校验位的多项式表达式,另外,a1、a2、a3是整数(其中,a1≠a2≠a3),b1、b2、b3是整数(其中、b1≠b2≠b3),另外,A1、A2、A3
  • 编码方法编码器以及解码器
  • [发明专利]时间偏移误差的计算方法及系统-CN201110137796.1有效
  • 道远;黄河清;张亮;王刚;沈杰;刘海涛 - 无锡物联网产业研究院
  • 2011-05-24 - 2012-11-28 - H04W56/00
  • 本发明公开了一种本发明公开的时间偏移误差计算方法和系统,其中,时间偏移误差计算方法中,每新建立一个同步样本点时,只需在同步样本表中预设同步样本点的x之和的基础值Ex上增加所述同步样本点的x得到Ex,在预设同步样本点的y之和的基础值Ey上增加所述同步样本点的y得到E′y,在预设同步样本点的x的平方和的基础值Ex2上增加所述同步样本点的x的平方得到Ex2,在预设同步样本点的x和y乘积之和的基础值Exy上增加所述同步样本点的x和y乘积得到E′xy,根据(E′xy-Ex×E′y/n)/(Ex2-Ex×Ex/n)计算得到时间偏移误差,再将所述Exy、Ex、Ey以及Ex2分别替换为E′xy、ExE′y和Ex2,这样,每次计算时间偏移误差时,均不需要进行同步样本表中当前存储同步样本点的x和y的求和计算,缩短了计算时间。
  • 时间偏移误差计算方法系统
  • [发明专利]SM2签名算法的实现方法-CN201310016288.7在审
  • 顾海华;张宇 - 上海华虹集成电路有限责任公司
  • 2013-01-16 - 2014-07-16 - H04L9/32
  • 本发明公开了一种SM2签名算法的实现方法,包括如下步骤:步骤一,将基点G从维尔斯特拉斯形式映射到蒙哥马利形式;步骤二,置步骤三,计算步骤四,选取随机数k∈[1,n-1];步骤五,在蒙哥马利形式下作kG,令其为(x1,y1),并将x1转化为整数;步骤六,计算r←(e+x1)modn,如果r=m或r+k=n则返回步骤四;步骤七,计算s←((1+dA)-1*(k-r*dA))modn,如果s=0则返回步骤四;步骤八,返回数字签名(r,s)。本发明能使SM2签名算法方案在计算过程中节省存储空间。
  • sm2签名算法实现方法
  • [实用新型]传输转换器-CN201020272529.6有效
  • 潘瑞洪 - 深圳市思科泰技术有限公司
  • 2010-07-27 - 2011-03-09 - H01R27/00
  • 本实用新型涉及一种传输转换器,包括外壳和设置在外壳内的供电单元,包含至少一路E1通道及E1接口的E1接口单元,包含至少一路2B+D通道及2B+D接口的2B+D接口单元,包含至少一路64K通道及64K接口的64K接口单元,采用主控芯片和现场可编程门阵列芯片对经所述E1接口单元、2B+D接口单元和64K接口单元输入/输出的数据进行交换和时序转换处理的主控单元;所述E1接口、2B+D接口和64K接口均外露于所述外壳本实用新型的传输转换器支持2B+D接口、EI接口和2B+D接口中任意两种之间的相互转换,用户直接在所述E1接口、2B+D接口和64K接口上插入外部设备即可,即插即用,操作方便。
  • 传输转换器

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top