|
钻瓜专利网为您找到相关结果 121211个,建议您 升级VIP下载更多相关专利
- [发明专利]半导体系统和半导体装置-CN201110270990.7有效
-
权大韩;崔昌奎;李埈宇;宋泽相
-
海力士半导体有限公司
-
2011-09-14
-
2012-08-01
-
G11C11/4096
- 本发明公开了一种半导体装置,包括:奇数数据时钟缓冲器组,被配置为保持多相位源时钟信号的相位或将多相位源时钟信号的相位移位,并输出第一多相位时钟信号;偶数数据时钟缓冲器组,被配置为保持多相位源时钟信号的相位或将多相位源时钟信号的相位移位,并输出第二多相位时钟信号;奇数数据输出缓冲器组,被配置为响应于第一多相位时钟信号来驱动奇数数据,并将驱动的数据输出至奇数数据焊盘组;以及偶数数据输出缓冲器组,被配置为响应于第二多相位时钟信号来驱动偶数数据,并将驱动的数据输出至偶数数据焊盘组,其中,第一多相位时钟信号和第二多相位时钟信号的时钟信号相位彼此不同。
- 半导体系统装置
- [发明专利]可编程多相位时钟装置-CN202311074919.0在审
-
任旭亮;张刚
-
高澈科技(上海)有限公司;深圳高铂科技有限公司
-
2023-08-25
-
2023-09-29
-
G06F1/08
- 本发明提供一种可编程多相位时钟装置,包括:时序控制模块、复用模块、多相位延迟线模块和相位插值器;时序控制模块分别与复用模块和相位插值器连接,复用模块还分别与相位插值器和多相位延迟线模块连接;多相位延迟线模块的时钟输入端接入参考时钟信号,时序控制模块的输入端接入延时选择信号;多相位延迟线模块包括若干延迟单元组成的延迟线,多相位延迟线模块用于向复用模块提供每一延迟单元输出的多相位时钟信号;时序控制模块用于根据分频比控制复用模块输出选中的具有预设相位差的两个多相位时钟信号至相位插值器,并控制相位插值器输出将参考时钟分频后的多相位延迟时钟。本发明实现了产生高线性度、高分辨率、频率可变的多相位时钟信号。
- 可编程多相时钟装置
- [实用新型]频率倍增电路-CN201320545548.5有效
-
刘雄
-
苏州苏尔达信息科技有限公司
-
2013-09-04
-
2014-05-07
-
H03B19/00
- 本实用新型涉及一种频率倍增电路,具有时钟源模块,所述时钟源模块输出端上并联有多相位可变延迟器、沿比较器和沿检测和输出缓冲模块;所述沿比较器的输出端连接多相位可变延迟器,多相位可变延迟器输出端上并联有多相位延迟0.5T时钟模块、多相位延迟1TE时钟模块、多相位延迟1TL时钟模块和多相位延迟1T时钟模块,所述多相位延迟0.5T时钟模块连接沿检测和输出缓冲模块的输入端,多相位延迟1TE时钟模块、多相位延迟1TL时钟模块和多相位延迟
- 频率倍增电路
- [发明专利]一种时钟产生电路-CN201980102513.4在审
-
刘铛;闵卿
-
华为技术有限公司
-
2019-11-29
-
2022-07-08
-
H03K3/00
- 一种时钟产生电路,包括多相位时钟产生电路、FM、PD和控制电路,其中:多相位时钟产生电路用于根据第一控制信号和参考时钟信号生成多相位时钟信号,FM用于对多相位时钟信号倍频生成输出时钟信号,PD用于根据输出时钟信号的相位生成相位误差信号,控制电路用于根据相位误差信号生成第一控制信号。由于相位误差信号与输出时钟信号相关联,故相位误差信号包含FM在合成输出时钟信号的过程中,对输出时钟信号所造成的影响,控制电路基于该相位误差信号生成的第一控制信号,可调整多相位时钟产生电路生成多相位时钟信号的过程
- 一种时钟产生电路
|