专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果121211个,建议您升级VIP下载更多相关专利
  • [发明专利]半导体系统和半导体装置-CN201110270990.7有效
  • 权大韩;崔昌奎;李埈宇;宋泽相 - 海力士半导体有限公司
  • 2011-09-14 - 2012-08-01 - G11C11/4096
  • 本发明公开了一种半导体装置,包括:奇数数据时钟缓冲器组,被配置为保持多相源时钟信号的相位或将多相源时钟信号的相位移位,并输出第一多相时钟信号;偶数数据时钟缓冲器组,被配置为保持多相源时钟信号的相位或将多相源时钟信号的相位移位,并输出第二多相时钟信号;奇数数据输出缓冲器组,被配置为响应于第一多相时钟信号来驱动奇数数据,并将驱动的数据输出至奇数数据焊盘组;以及偶数数据输出缓冲器组,被配置为响应于第二多相时钟信号来驱动偶数数据,并将驱动的数据输出至偶数数据焊盘组,其中,第一多相时钟信号和第二多相时钟信号的时钟信号相位彼此不同。
  • 半导体系统装置
  • [发明专利]可编程多相时钟装置-CN202311074919.0在审
  • 任旭亮;张刚 - 高澈科技(上海)有限公司;深圳高铂科技有限公司
  • 2023-08-25 - 2023-09-29 - G06F1/08
  • 本发明提供一种可编程多相时钟装置,包括:时序控制模块、复用模块、多相延迟线模块和相位插值器;时序控制模块分别与复用模块和相位插值器连接,复用模块还分别与相位插值器和多相延迟线模块连接;多相延迟线模块的时钟输入端接入参考时钟信号,时序控制模块的输入端接入延时选择信号;多相延迟线模块包括若干延迟单元组成的延迟线,多相延迟线模块用于向复用模块提供每一延迟单元输出的多相时钟信号;时序控制模块用于根据分频比控制复用模块输出选中的具有预设相位差的两个多相时钟信号至相位插值器,并控制相位插值器输出将参考时钟分频后的多相延迟时钟。本发明实现了产生高线性度、高分辨率、频率可变的多相时钟信号。
  • 可编程多相时钟装置
  • [实用新型]频率倍增电路-CN201320545548.5有效
  • 刘雄 - 苏州苏尔达信息科技有限公司
  • 2013-09-04 - 2014-05-07 - H03B19/00
  • 本实用新型涉及一种频率倍增电路,具有时钟源模块,所述时钟源模块输出端上并联有多相可变延迟器、沿比较器和沿检测和输出缓冲模块;所述沿比较器的输出端连接多相可变延迟器,多相可变延迟器输出端上并联有多相延迟0.5T时钟模块、多相延迟1TE时钟模块、多相延迟1TL时钟模块和多相延迟1T时钟模块,所述多相延迟0.5T时钟模块连接沿检测和输出缓冲模块的输入端,多相延迟1TE时钟模块、多相延迟1TL时钟模块和多相延迟
  • 频率倍增电路
  • [发明专利]多相时钟发生器和其方法-CN202111214013.5在审
  • 周永奇;陈洋 - 上海兆芯集成电路有限公司
  • 2021-10-19 - 2022-01-14 - H03L7/081
  • 本发明的实施例提供了一多相时钟发生器。多相时钟发生器包括第一振荡电路和第二振荡电路。第一振荡电路包括多个第一延迟单元。第一振荡电路接收多相输入时钟信号,和输出多相第一输出时钟信号。多相第一输出时钟信号的数量大于多相输入时钟信号的数量。第二振荡电路耦接第一振荡电路,包括多个第二延迟单元。第二振荡电路接收多相第一输出时钟信号且输出多相第二输出时钟信号。第二延迟单元的数量小于第一延迟单元的数量,且多相第二输出时钟信号和多相第一输出时钟信号的数量相同。
  • 多相时钟发生器方法
  • [发明专利]一种频率倍增电路-CN201310395871.3无效
  • 刘雄 - 苏州苏尔达信息科技有限公司
  • 2013-09-04 - 2014-01-01 - H03B19/00
  • 本发明公开了一种频率倍增电路,具有时钟源模块,所述时钟源模块输出端上并联有多相可变延迟器、沿比较器和沿检测和输出缓冲模块;所述沿比较器的输出端连接多相可变延迟器,多相可变延迟器输出端上并联有多相延迟0.5T时钟模块、多相延迟1TE时钟模块、多相延迟1TL时钟模块和多相延迟1T时钟模块,所述多相延迟0.5T时钟模块连接沿检测和输出缓冲模块的输入端,多相延迟1TE时钟模块、多相延迟1TL时钟模块和多相延迟
  • 一种频率倍增电路
  • [发明专利]多相时钟信号产生电路-CN202211058840.4在审
  • 陈泽;李承哲;徐豪杰;钟英权 - 集益威半导体(上海)有限公司
  • 2022-08-31 - 2022-12-02 - H03K5/135
  • 本申请公开了一种多相时钟信号产生电路,包括:依次串联连接的延迟单元、第一多相滤波器、第一信号转换器、第二多相滤波器、第三多相滤波器和第二信号转换器。所述延迟单元接收两相位或四相位时钟信号并输出四相位或八相位时钟信号到所述第一多相滤波器;所述第一多相滤波器、第二多相滤波器和第三多相滤波器各自将所述四相位或八相位时钟信号的相位误差转换为幅度误差;所述第一信号转换器和第二信号转换器各自将所述四相位或八相位时钟信号的幅度误差放大到满摆幅从而消除所述幅度误差。该多相时钟信号产生电路宽频率范围,高精度,结构简单。
  • 多相时钟信号产生电路
  • [发明专利]一种时钟产生电路-CN201980102513.4在审
  • 刘铛;闵卿 - 华为技术有限公司
  • 2019-11-29 - 2022-07-08 - H03K3/00
  • 一种时钟产生电路,包括多相时钟产生电路、FM、PD和控制电路,其中:多相时钟产生电路用于根据第一控制信号和参考时钟信号生成多相时钟信号,FM用于对多相时钟信号倍频生成输出时钟信号,PD用于根据输出时钟信号的相位生成相位误差信号,控制电路用于根据相位误差信号生成第一控制信号。由于相位误差信号与输出时钟信号相关联,故相位误差信号包含FM在合成输出时钟信号的过程中,对输出时钟信号所造成的影响,控制电路基于该相位误差信号生成的第一控制信号,可调整多相时钟产生电路生成多相时钟信号的过程
  • 一种时钟产生电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top