专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果650989个,建议您升级VIP下载更多相关专利
  • [发明专利]一种高速多并发可编联锁保护装置-CN202110770148.3在审
  • 王保荣;黄建春;郑鑫 - 成都凯腾四方数字广播电视设备有限公司
  • 2021-07-07 - 2023-01-13 - G05B19/042
  • 本发明提供了一种高速多并发可编联锁保护装置,包括主控单元和第一控保单元,第一控保单元包括多路顺次连接的接口配置电路、高速光耦隔离电路以及逻辑变换电路,接口配置电路连接信号输入端,逻辑变换电路与主控单元具有信号连接;主控单元包括可编逻辑器件电路以及与可编逻辑器件电路连接的输出信号驱动模块和MCU电路,可编逻辑器件电路在硬件描述语言程序编程下完成所需功能的要求。本发明可同时兼容电平信号和联锁(通断)信号两种输入信号,可控制联锁通道的正负逻辑,在进入可编逻辑器件电路处理前做到逻辑统一,接口配置电路和逻辑变换电路组合形成的输入通道具有一致性,所有通道均可以适用不同信号和不同逻辑
  • 一种高速并发可编程联锁保护装置
  • [发明专利]可编逻辑器件分组方法和装置-CN202011513510.0有效
  • 李伟;张吉锋;林铠鹏;邵中尉 - 上海国微思尔芯技术股份有限公司
  • 2020-12-21 - 2021-03-05 - G06F30/367
  • 本发明提供了一种可编逻辑器件分组方法和装置,属于集成电路芯片设计领域,具体包括获取可编逻辑器件之间的物理电路连接关系以及逻辑电路图;对逻辑电路图中的逻辑电路实例进行聚类得到多个子集合;将所有子集合根据物理电路连接关系分配到可编逻辑器件上;对分配给可编逻辑器件的子集合进行优化调整,得到理论集合分配方案以及违规连接列表;针对违规连接列表中的各逻辑电路实例构建多级跳点路径;根据多级跳点路径对逻辑电路连接关系进行修改,输出与物理电路连接关系对应的实际设计文件通过本申请的处理方案,分割互联最小、速度更快,处理数据规模更大的可编逻辑器件分组结果,从而提高了芯片处理效率。
  • 可编程逻辑器件分组方法装置
  • [发明专利]基于图像识别的可编逻辑器件的辅助编程设计方法-CN202210448735.5在审
  • 刘春阳;陈帆;黄艳;隋新;杨晓康;谢锐杰;韩红彪 - 河南科技大学
  • 2022-04-26 - 2022-08-05 - G06F30/343
  • 本发明属于集成电路设计技术领域,具体涉及一种基于图像识别的可编逻辑器件的辅助编程设计方法,包括:利用图像识别方法,提取电路原理图或者电路板图像中的芯片图像;将该芯片图像输入至芯片字符识别模型中,以确定各个芯片的型号;根据芯片型号,确定选择相应的IP核模块并配置,建立IP核模块间的链路关系,以实现可编逻辑器件的功能逻辑设计;依据芯片的型号,确定各芯片的引脚编号排布,并结合通过连接识别图像中的走线线段得到的走线,确定外设芯片与可编逻辑器件间各引脚的互连关系,根据互连关系绑定引脚;依据可编逻辑器件的功能逻辑设计结果和绑定结果,生成编译文件。由此,提升了可编逻辑器件设计开发的效率。
  • 基于图像识别可编程逻辑器件辅助编程设计方法
  • [发明专利]一种可编逻辑器件的功耗生成系统及方法-CN202110801119.9在审
  • 项智 - 加弘科技咨询(上海)有限公司
  • 2021-07-15 - 2021-11-12 - G06F30/343
  • 本发明提供一种可编逻辑器件的功耗生成系统及方法,所述系统包括时钟管理器,时钟选择模块,逻辑资源模块及信号控制模块;时钟管理器将输入时钟信号倍频为多路工作时钟信号;时钟选择模块从多路工作时钟信号中选取对应的工作时钟信号,并将选取的工作时钟信号输入至逻辑资源模块;信号控制模块生成时钟选择控制信号和使能控制信号;逻辑资源模块将可编逻辑器件内部的逻辑资源划分为至少一个资源组,基于使能控制信号控制对应的资源组使能,并基于工作时钟信号控制使能的资源组在工作时钟信号的作用下产生功耗本发明可以在无正式的可编逻辑器件发布版本情况下,提前评估可编逻辑器件的目标功耗,及对应功耗下可编逻辑器件的散热效果。
  • 一种可编程逻辑器件功耗生成系统方法
  • [发明专利]一种控制逻辑切换方法、装置、设备及介质-CN202310413373.0在审
  • 魏旭;赵现普;李岩 - 浪潮电子信息产业股份有限公司
  • 2023-04-13 - 2023-07-18 - G05B23/02
  • 本申请公开了一种控制逻辑切换方法、装置、设备及介质,涉及冗余控制技术领域。通过获取边缘服务器主板的温度信息;根据温度信息控制基板管理控制器或复杂可编逻辑器件输出驱动信号至风扇;判断基板管理控制器或复杂可编逻辑器件是否出现故障;若是,则切换复杂可编逻辑器件或基板管理控制器输出驱动信号至风扇由此可知,上述方案通过单片机控制分别由基板管理控制器和复杂可编逻辑器件构成的两组互为冗余的风扇控制逻辑,可以在基板管理控制器或复杂可编逻辑器件故障时实现风扇控制逻辑的无感切换,避免因控制逻辑失效造成的风扇转速失控
  • 一种控制逻辑切换方法装置设备介质
  • [发明专利]一种可编逻辑器件的测试方法及系统-CN201110114893.9有效
  • 时洵;谢文聪 - 中兴通讯股份有限公司
  • 2011-05-05 - 2011-12-28 - G01R31/28
  • 本发明公开了一种可编逻辑器件的测试方法及系统,包括:采用计算机语言实现待测可编逻辑器件的功能,执行该功能对数据包进行处理;并且,还将数据包发送给待测可编逻辑器件,待测可编逻辑器件对数据包进行处理;将计算机语言实现的功能对数据包的处理结果与待测可编逻辑器件对数据包的处理结果进行差异比较,并输出比较结果。本发明将通讯协议的逻辑设计采用计算机语言描述,解决了逻辑设计中,各项测试指标只能通过逻辑语言进行测试的局限性,提供了利用计算机机语言验证逻辑设计的方法,降低了测试工作的难度、提高了测试结果的可靠性。
  • 一种可编程逻辑器件测试方法系统
  • [发明专利]可编逻辑器件电路图绘制方法及装置-CN201610006203.0有效
  • 刘峰;张敏 - 深圳市紫光同创电子有限公司
  • 2016-01-06 - 2019-09-13 - G06F17/50
  • 本发明公开了一种可编逻辑器件电路图绘制方法及装置,绘制如FPGA等可编逻辑器件的电路图时,利用这类器件内部资源的重复性和规律性,先构建可编逻辑器件的线网模型库,线网模型库中每一线网模型包含可编逻辑器件中的多个资源以及各资源之间的连接关系;再构建走线模型库,走线模型库包含与各线网模型对应的走线模型,每一走线模型包含其对应的线网模型中各资源的具体走线信息;然后在绘制可编逻辑器件的电路图时,直接从线网模型库中调用当前待绘制电路图涉及的目标线网模型并从走线模型库中调用的目标走线模型进行绘制即可得到可编逻辑器件的电路图
  • 可编程逻辑器件电路图绘制方法装置
  • [发明专利]用于可编逻辑器件的动态功耗测试装置及方法-CN202111196836.X在审
  • 刘峰;贺永泽;张恒 - 深圳市紫光同创电子有限公司
  • 2021-10-14 - 2022-01-07 - G01R21/00
  • 本发明公开了一种用于可编逻辑器件的动态功耗测试方法、装置,其包括:依次连接的时钟发生单元、绕线资源激励单元、绕线资源测试单元和电流采样单元,所述时钟发生单元用于产生周期翻转的时钟信号并传输给所述绕线资源激励单元,所述绕线资源测试单元用于产生不同的动态功耗,通过采样可编逻辑器件的电源的输出驱动电流与预设电压计算出所述动态功耗值。通过测试不同的绕线资源互连模式来测得各自模式下的动态功耗值,以互连测试方法对可编逻辑器件FPGA中互连线资源的动态功耗进行测量,能够准确的测量可编逻辑器件的绕线资源FPGA中互连线的动态功耗,提高可编逻辑器件的功耗分析评估
  • 用于可编程逻辑器件动态功耗测试装置方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top