专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果2063387个,建议您升级VIP下载更多相关专利
  • [发明专利]视频接口转换装置与其操作方法-CN201810347408.4有效
  • 林文祈 - 联咏科技股份有限公司
  • 2018-04-18 - 2021-10-22 - H04N5/765
  • 一种视频接口转换装置,包括视频接口电路、视频时钟调整信息产生电路以及视频时钟恢复电路。视频接口电路可以依据控制信号产生至少一原始同步信号,以及依据视频同步信号从数据信号取出视频数据。视频时钟调整信息产生电路可以依据原始同步信号与视频时钟来产生视频时钟调整信息与视频同步信号。视频时钟恢复电路接收原始时钟与视频时钟调整信息。视频时钟恢复电路可以藉由依据视频时钟调整信息调整原始时钟来恢复视频时钟
  • 视频接口转换装置与其操作方法
  • [发明专利]多相位不交叠时钟信号产生电路及相应的方法-CN201711237527.6有效
  • 张敏;林和生;丁德东;刘宾杰 - 北京大学深圳研究生院
  • 2017-11-30 - 2021-11-05 - H03K3/027
  • 本申请提供了一种时钟信号产生电路,包括时钟信号产生单元,配置为产生M个脉冲宽度相同的原始时钟信号,其中M为大于等于1的整数;控制单元,耦合至所述时钟信号产生单元,配置为周期性激发所述时钟信号产生单元变更所述原始时钟信号的状态,并将每个所述原始时钟信号的有效电平均分为N份,其中N为大于等于1的整数;间隔产生单元,耦合至所述时钟产生单元,配置对所述M个原始时钟信号进行处理,从而使得每个所述原始时钟信号有效电平中的X份转换为非有效电平,并将转换后的时钟信号提供到电路的输出端,其中X为大于等于1小于N的整数。本申请还提供了相应的产生多相位不交叠时钟的方法。
  • 多相交叠时钟信号产生电路相应方法
  • [发明专利]占空比恢复电路、时钟信号处理方法和电子设备-CN202211214515.2在审
  • 孙欣茁;林长龙 - 龙芯中科技术股份有限公司
  • 2022-09-30 - 2022-12-13 - H03K5/156
  • 本发明实施例提供了一种占空比恢复电路、时钟信号处理方法和电子设备,涉及电子设备技术领域。占空比恢复电路中包括波形提取模块和幅度放大模块,波形提取模块用于接收原始差分时钟信号,并基于所述原始差分时钟信号输出中间差分时钟信号;中间差分时钟信号的波形与原始差分时钟信号的基频波形一致。幅度放大模块与波形提取模块连接,用于接收中间差分时钟信号,并基于所述中间差分时钟信号输出目标差分时钟信号;目标差分时钟信号的幅度大于中间差分时钟信号的幅度。通过提取原始差分时钟信号的基频波形,得到具有准确占空比的中间差分时钟信号,进一步的通过对中间差分时钟信号的放大,可以得到具有准确占空比的目标差分时钟信号
  • 恢复电路时钟信号处理方法电子设备
  • [发明专利]一种时钟产生电路-CN200910101064.X无效
  • 梁骏;黄凤娇;夏宝林 - 杭州国芯科技股份有限公司
  • 2009-08-03 - 2011-03-23 - H03K3/02
  • 本发明提出了一种时钟产生电路,包括开关信号产生电路和时钟再生电路,所述开关信号产生电路根据输入的原始时钟信号和分频比信号产生时钟开关信号,并将时钟开关信号输出到时钟再生电路;所述时钟再生电路,根据输入的原始时钟信号时钟开关信号产生输出时钟所述开关信号产生电路,包含周期时钟开关信号产生电路、1∶1分频判断器和时钟开关选择电路;所述时钟再生电路,包含时序调整电路和门控电路。本发明使原始时钟信号经过门控电路后直接获得输出时钟,不同的分频时钟信号的延时相同,有利于系统稳定工作减小了时钟电路的路径,降低了设计难度。
  • 一种时钟产生电路
  • [发明专利]数据传输系统及方法-CN200810092331.7有效
  • 王惠民 - 奇景光电股份有限公司
  • 2008-04-22 - 2009-04-22 - G09G3/36
  • 传送器混合一原始时钟信号及一原始数据信号以产生并输出一混合差动信号,混合差动信号具有多个时钟脉冲及多个数据脉冲。其中,两个时钟脉冲间具有至少一数据脉冲,两个时钟脉冲间的周期相对应于原始时钟信号的频率,时钟脉冲及数据脉冲具有不同的差动摆幅。接收器经由一总线接收混合差动信号,并基于混合差动信号产生一恢复时钟信号及一恢复数据信号。其中,混合差动信号原始时钟信号原始数据信号为低摆幅差动信号
  • 数据传输系统方法
  • [实用新型]一种消除路径时延的时钟电路-CN200920190391.2有效
  • 梁骏;黄凤娇;夏宝林 - 杭州国芯科技股份有限公司
  • 2009-08-03 - 2010-09-15 - H03K23/00
  • 本实用新型提出了一种消除路径时延的时钟电路,包括开关信号产生电路和时钟再生电路,所述开关信号产生电路根据输入的原始时钟信号和分频比信号产生时钟开关信号,并将时钟开关信号输出到时钟再生电路;所述时钟再生电路,根据输入的原始时钟信号时钟开关信号产生输出时钟。所述开关信号产生电路,包含周期时钟开关信号产生电路、1∶1分频判断器和时钟开关选择电路;所述时钟再生电路,包含时序调整电路和门控电路。本实用新型使原始时钟信号经过门控电路后直接获得输出时钟,不同的分频时钟信号的延时相同,有利于系统稳定工作减小了时钟电路的路径,降低了设计难度。
  • 一种消除路径时钟电路
  • [发明专利]图形处理单元的热管理-CN200980125004.X有效
  • I·亨德利;A·G·萨姆皮特 - 苹果公司
  • 2009-04-22 - 2011-05-25 - G09G5/18
  • 该图形处理单元包括显示控制器,耦连到显示控制器的微处理引擎;和耦连到显示控制器和微处理引擎的时钟电路。该时钟电路可以进一步包括耦连到显示控制器的原始时钟信号,耦连到原始时钟信号的分频器,和耦连到分频器的多路复用器。分频器可以生成原始时钟信号的分频版本,该分频版本可被与原始时钟信号一起耦连到多路复用器。多路复用器可以向微处理引擎选择性地提供原始时钟信号和/或该时钟信号的分频版本,从而微处理引擎可以接收独立于图形处理单元的工作的定时信号,并且导致更少的假信号
  • 图形处理单元管理
  • [发明专利]信号调整方法、信号调整电路及图像处理电路-CN201910244986.X在审
  • 耿立华;马希通 - 京东方科技集团股份有限公司
  • 2019-03-28 - 2020-10-09 - G06F3/14
  • 一种信号调整方法、信号调整电路及图像处理电路。该信号调整方法用于调整包括原始时钟信号原始数据信号的显示信号,该方法包括:将原始时钟信号延迟第一延迟量以获得参考时钟信号;将原始数据信号延迟第二延迟量以获得参考数据信号;利用参考时钟信号对参考数据信号进行采样以获得采样数据;将采样数据与基准数据进行比对以获得比对结果;以及根据比对结果调整参考时序关系,其中,参考时序关系为参考时钟信号与参考数据信号之间的时序关系。该信号调整方法可以避免显示面板在显示操作中出现噪点等显示不良问题。
  • 信号调整方法电路图像处理
  • [发明专利]时钟缓冲器、时钟信号处理方法和电子设备-CN202211214616.X在审
  • 孙欣茁;林长龙 - 龙芯中科技术股份有限公司
  • 2022-09-30 - 2022-12-13 - H03K5/156
  • 本发明实施例提供了一种时钟缓冲器、时钟信号处理方法和电子设备,涉及电子设备技术领域。时钟缓冲器包括共模调节模块和幅度放大模块,共模调节模块接收第三方时钟生成电路输出的原始差分时钟信号,并对原始差分时钟信号进行调节后,输出共模电压与幅度放大模块的输入共模电压匹配的中间差分时钟信号,幅度放大模块接收中间差分时钟信号,并对中间差分时钟信号进行放大后,输出幅度高于原始差分时钟信号的目标差分时钟信号。通过共模调节模块调节时钟信号的共模电压与幅度放大模块的输入共模电压范围匹配,可以使幅度放大模块准确的对时钟信号进行放大,得到占空比准确的目标差分时钟信号,从而解决时钟信号放大过程中的占空比失真问题。
  • 时钟缓冲器信号处理方法电子设备
  • [发明专利]一种通信时钟同步恢复的方法和装置-CN202011308627.5在审
  • 张丰涛;孙淑娟;任小雷;徐健;刘文彬 - 武汉光迅信息技术有限公司
  • 2020-11-20 - 2021-03-12 - H04L7/00
  • 本发明涉及本发明涉及通信领域,特别是涉及一种通信时钟同步恢复的方法和装置。主要包括:接收原始链路数据,由原始链路数据中恢复出原始链路时钟;根据分频系数对本地参考时钟进行动态分频,生成本地恢复时钟;使用原始链路时钟对接收到的原始链路数据进行采样,将采样后的数据按照写入时钟节拍逐条写入同步缓存中,其中,写入时钟节拍为原始链路时钟;按照读取时钟节拍逐条读取同步缓存中的数据,其中,读取时钟节拍为本地恢复时钟。本发明可以降低传输系统的时延,降低本地恢复时钟与发送端的发送时钟之间的频偏,减少时钟抖动,为高速通信提供低时延高精度的本地恢复时钟信号和经时钟恢复后的数据信号
  • 一种通信时钟同步恢复方法装置
  • [发明专利]一种高精度延迟时钟生成电路及芯片-CN202211599819.5在审
  • 刘帅;何代明 - 天津兆讯电子技术有限公司
  • 2022-12-12 - 2023-05-23 - H03K5/133
  • 本发明公开了一种高精度延迟时钟生成电路及芯片。该延迟时钟生成电路包括时钟延迟链单元、延迟时钟输出单元、原始时钟输出单元和选通控制单元。其中,外部给定时钟信号端口与时钟延迟链单元及原始时钟输出单元的输入端连接;时钟延迟链单元的多个输出端分别与延迟时钟输出单元的多个输入端对应连接,延迟时钟输出单元的输出端与延迟时钟生成电路的第一输出端连接;原始时钟输出单元的输出端与延迟时钟生成电路的第二输出端连接;外部系统控制信号端口与选通控制单元的输入端连接,选通控制单元的输出端与延迟时钟输出单元及原始时钟输出单元的控制端连接。该延迟时钟生成电路实现了一个或多个延迟时钟信号的产生和可调输出。
  • 一种高精度延迟时钟生成电路芯片

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top