专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果1261个,建议您升级VIP下载更多相关专利
  • [发明专利]比较器电路和张弛振荡器-CN202310667406.4在审
  • 张双;刘兆哲 - 圣邦微电子(北京)股份有限公司
  • 2023-06-07 - 2023-10-27 - H03K3/0231
  • 本申请涉及一种比较器电路和张弛振荡器。该比较器电路包括锁存电路、第一压流跟随电路、第二压流跟随电路、第一限压电路及第二限压电路。第一压流跟随电路产生与所接入的第一输入电压信号对应变化的第一参考电流信号。第二压流跟随电路产生与所接入的第二输入电压信号对应变化的第二参考电流信号。第一限压电路和第二限压电路用于限制锁存电路的两个输出端的电压小于电源电压。锁存电路产生与第一参考电流信号对应变化的第一控制电流、与第二参考电流信号对应变化的第二控制电流,以控制两个输出端的电压进行翻转。该比较器电路的两个输出端的输出电压的翻转状态不再直接受电源电压影响,大大改善了电路的电压敏感度,电路的输出稳定性高。
  • 比较电路张弛振荡器
  • [发明专利]时钟校准电路-CN202310616259.8在审
  • 蔡俊 - 上海赛鹰微电子有限公司;安徽赛腾微电子有限公司
  • 2023-05-29 - 2023-10-27 - H03K3/02
  • 本申请公开了一种时钟校准电路,包括:振荡模块,用于根据基准电流产生输出时钟信号;基准模块,用于根据校准使能信号以及校准值产生基准电流;校准模块,用于对参考时钟信号进行分频得到分频时钟信号,并对分频时钟信号的频率与输出时钟信号的频率进行比较以产生计数控制信号,根据所述计数控制信号对参考时钟周期内输出时钟信号的脉冲个数进行计数以得到校准值;其中,所述校准值为分频时钟信号的频率与输出时钟信号的频率相同时参考时钟周期内输出时钟信号的脉冲个数。本申请能够实现电路本身的自动校准,不需要太多人工干预,降低了芯片测试环节的技术难度,同时能够降低测试成本。
  • 时钟校准电路
  • [发明专利]一种避免尖峰脉冲的脉冲停止方法-CN201911317539.9有效
  • 宋斌;胡伟 - 深圳市显控科技股份有限公司
  • 2019-12-19 - 2023-10-27 - H03K3/02
  • 本发明公开了一种避免尖峰脉冲的脉冲停止方法,涉及脉冲信号领域。方法包括以下步骤:设置单个脉冲的安全区间和危险区间,所述危险区间为包含下降沿的时间区间;设置在所述危险区间内禁止停止发送脉冲。本发明通过脉冲发送端的脉冲停止机制避免尖峰脉冲的产生,从而解决现有技术中由于尖峰脉冲造成的累积误差问题。并且无需提高脉冲接收端的接收性能,可根据脉冲接收端的接收性能调整脉冲停止机制,使其能够适应任意性能的脉冲接收端。
  • 一种避免尖峰脉冲停止方法
  • [发明专利]比较器电路和张弛振荡器-CN202310665547.2在审
  • 张双;刘兆哲 - 圣邦微电子(北京)股份有限公司
  • 2023-06-07 - 2023-10-24 - H03K3/0231
  • 本申请涉及一种比较器电路和张弛振荡器。该比较器电路包括锁存电路、第一压流转换电路以及第二压流转换电路。锁存电路包括首尾相接的第一反相器和第二反相器,第一压流转换电路在接入的第一输入电压信号增大的过程中,输出与第一输入信号变化状态相同的第一控制电流信号;第二压流转换电路在接入的第二输入电压信号增大的过程中,输出与第二输入信号变化状态相同的第二控制电流信号。第一控制电流信号和第二控制电流信号用于控制两个反相器的输出端的电压状态同时翻转,以使锁存电路第一端和第二段的电压状态进行翻转。该比较器电路的两个输出端的输出电压的翻转状态不再直接受电源电压影响,改善了电路的电压敏感度,电路的输出稳定性高。
  • 比较电路张弛振荡器
  • [发明专利]一种波形生成电路-CN202310908688.2在审
  • 顾明;冒鑫;谢芳 - 上海锐星微电子科技有限公司
  • 2023-07-24 - 2023-10-24 - H03K3/02
  • 本申请涉及信号处理领域,公开了一种波形生成电路,其包括积分电路和稳波电路。积分电路用于输入原始信号,并对原始信号进行积分操作,以输出第一波形信号;稳波电路包括限压模块,限压模块与积分电路电连接,以接收第一波形信号,限压模块预设有上限电压和下限电压,限压模块用于比较上限电压和第一波形信号的电压,比较下限电压和第一波形信号的电压,基于比较结果输出第二波形信号。本申请有效防止了生成的波形不断向上或向下移动,确保了波形的稳定输出。如此设置,能够避免输出的第二波形信号靠近电源电压,避免电路出现饱和和截止的情况,从而降低信息丢失和非线性失真的可能性。
  • 一种波形生成电路
  • [发明专利]一种时钟精度高的电子芯片及配置方法-CN202311044070.2在审
  • 肖永贵;曾德智;周友金 - 深圳市敏锐微电子有限公司
  • 2023-08-17 - 2023-10-13 - H03K3/021
  • 本发明实施例公开了一种时钟精度高的电子芯片及配置方法,所述电子芯片包括时钟模块和电压基准及PTAT电流模块,时钟模块用于产生芯片输出时钟,包括时钟校准模块和电流微调模块;时钟校准模块包括多路电容调节支路,电流微调模块包括多路电流调节支路;该电子芯片还包括处理模块;处理模块分别与所述时钟校准模块和电流微调模块连接,所述处理模块被配置为基于所述芯片输出时钟与标准时钟的偏差,输出对应的校准信号和微调信号,所述校准信号控制所述多路电容调节支路的接通数量;所述校准信号控制所述多路电流调节支路的接通数量,以进行电流微调;其效果是:通过电容调节和电流微调,实现了更高精度的时钟输出。
  • 一种时钟精度电子芯片配置方法
  • [发明专利]噪声发生电路、自检电路、AFCI及光伏系统-CN202310722898.2在审
  • 王海成;卢雪明;欧阳家淦;严国庆;梁锐标;袁金星 - 广州三晶电气股份有限公司
  • 2023-06-16 - 2023-10-10 - H03K3/023
  • 本申请涉及一种噪声发生电路、自检电路、AFCI及光伏系统,光伏系统中部署有AFCI,用于故障处理。其中,AFCI基于自检电路实现自检功能,自检电路内部署有一种噪声发生电路。噪声发生电路包括频率开关模块和信号输出模块。频率开关模块接收设定频率的脉冲信号,并根据脉冲信号导通或关断。信号输出模块与频率开关模块设置在工作电压回路中,用于在频率开关模块导通时输出噪声信号。其中,设定频率可调,通过频率开关模块以设定频率的导通和关断,在信号输出模块产生设定频率的噪声信号输出,满足噪声发生电路的应用。以开关通断的形式,有效的降低电路的成本的同时,实现噪声信号的频率可调,提高噪声发生电路的适用范围。
  • 噪声发生电路自检afci系统
  • [实用新型]双脉冲产生电路以及氮化稼动态测试设备-CN202320169476.2有效
  • 何秋阳;罗鹏 - 深圳氮芯科技有限公司
  • 2023-01-17 - 2023-10-03 - H03K3/02
  • 本申请实施例提供的双脉冲产生电路以及氮化稼动态测试设备,包括调整模块以及跟随器模块。其中,调整模块可调整所述第一单脉冲信号的电平幅度以及放电时间,以形成第二单脉冲信号,跟随器模块可提高所述第一单脉冲信号的稳定性。第二单脉冲信号和第一单脉冲信号可以结合形成双脉冲信号。由于双脉冲产生电路可以将单脉冲信号转变为双脉冲信号,因此仅仅需要单脉冲信号发生器以及双脉冲产生电路既可产生氮化稼动态测试指标所需的双脉冲信号,而无需高端的双脉冲信号发生器。从而可以节省氮化稼动态测试指标的成本,且不会影响氮化稼动态测试指标的准确度。
  • 脉冲产生电路以及氮化动态测试设备
  • [发明专利]一种差分时钟转单端时钟电路-CN202310789738.X在审
  • 王运锋;王晓阳 - 上海奎芯集成电路设计有限公司
  • 2023-06-29 - 2023-09-29 - H03K3/023
  • 本申请提供一种差分时钟转单端时钟电路,属于集成电路技术领域,所述电路包括:依次连接的SR锁存单元、反相单元和三态选择单元;所述SR锁存单元用于基于第一差分时钟信号和第二差分时钟信号生成第一目标时钟信号和第二目标时钟信号;所述反相单元用于分别对所述第一目标时钟信号和第二目标时钟信号进行反相处理得到第一目标反相时钟信号和第二目标反相时钟信号;所述三态选择单元用于基于所述第一目标反相时钟信号和第二目标反相时钟信号生成单端时钟信号,能够在差分时钟占空比不为50%的情况下保证转换得到的单端时钟占空比为50%,进而保证接收端准确采样和恢复发送端的数据。
  • 种差时钟转单端电路
  • [发明专利]一种基于SoC FPGA的波形发生器-CN202010246152.5有效
  • 梅凯路;蔡晔敏;何志苠;顾宇飞 - 上海工程技术大学
  • 2020-03-31 - 2023-09-26 - H03K3/02
  • 本发明涉及一种基于SoC FPGA的波形发生器,包括用于稳压的电源模块、用于产生时钟信号的晶振模块、用于输出波形地址的寻址模块、用于输出波形数据的波形存储模块、用于输出模拟信号的数模转换器和用于滤除高频信号的滤波模块,其中,晶振模块分别与寻址模块、波形存储模块相连接,寻址模块还与SoC FPGA的复位接口相连接,波形存储模块的输入端与寻址模块相连接,波形存储模块的输出端依次连接至数模转换器和滤波模块。与现有技术相比,本发明基于SoC FPGA控制芯片,通过设计其内部和外围连接模块,能够适用于高速数据处理场合,且能模拟输出稳定、分辨率高的不同波形。
  • 一种基于socfpga波形发生器

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top