[发明专利]多相位不交叠时钟信号产生电路及相应的方法有效

专利信息
申请号: 201711237527.6 申请日: 2017-11-30
公开(公告)号: CN107888166B 公开(公告)日: 2021-11-05
发明(设计)人: 张敏;林和生;丁德东;刘宾杰 申请(专利权)人: 北京大学深圳研究生院
主分类号: H03K3/027 分类号: H03K3/027
代理公司: 北京天驰君泰律师事务所 11592 代理人: 沈超
地址: 518071 广东省深圳市南山*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请提供了一种时钟信号产生电路,包括时钟信号产生单元,配置为产生M个脉冲宽度相同的原始时钟信号,其中M为大于等于1的整数;控制单元,耦合至所述时钟信号产生单元,配置为周期性激发所述时钟信号产生单元变更所述原始时钟信号的状态,并将每个所述原始时钟信号的有效电平均分为N份,其中N为大于等于1的整数;间隔产生单元,耦合至所述时钟产生单元,配置对所述M个原始时钟信号进行处理,从而使得每个所述原始时钟信号有效电平中的X份转换为非有效电平,并将转换后的时钟信号提供到电路的输出端,其中X为大于等于1小于N的整数。本申请还提供了相应的产生多相位不交叠时钟的方法。
搜索关键词: 多相 交叠 时钟 信号 产生 电路 相应 方法
【主权项】:
一种时钟信号产生电路,包括时钟信号产生单元,配置为产生M个脉冲宽度相同的原始时钟信号,其中M为大于等于1的整数;控制单元,耦合至所述时钟信号产生单元,配置为周期性激发所述时钟信号产生单元变更所述原始时钟信号的状态,并将每个所述原始时钟信号的有效电平均分为N份,其中N为大于等于1的整数;间隔产生单元,耦合至所述时钟产生单元,配置对所述M个原始时钟信号进行处理,从而使得每个所述原始时钟信号有效电平中的X份转换为非有效电平,并将转换后的时钟信号提供到电路的输出端,其中X为大于等于1小于N的整数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学深圳研究生院,未经北京大学深圳研究生院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711237527.6/,转载请声明来源钻瓜专利网。

同类专利
  • 一种低功耗的D触发器-201911132074.X
  • 吴为敬;翁树锋;林奕圳;徐苗;王磊;彭俊彪 - 华南理工大学
  • 2019-11-19 - 2023-10-10 - H03K3/027
  • 本发明公开了一种低功耗的D触发器,包括:用于产生D触发器的真输入信号和互补输入信号的两个非门;用于实现逻辑门上拉网络和下拉网络互补工作的六个或非门;D触发器的信号包括时钟信号端、数据信号端、电源端、接地端及输出端。本发明实现逻辑门上拉网络和下拉网络的互补工作,极大地减小了单极型电路的功耗,并实现了满摆幅的输出电压。
  • 一种基于超高速与门的非均匀周期超窄脉冲产生电路及方法-202310298950.6
  • 唐云波;杨冬;李庆洪;蒋创新;戴梅生 - 中国电子科技集团公司第二十六研究所
  • 2023-03-24 - 2023-09-12 - H03K3/027
  • 本发明公开了一种基于超高速与门的非均匀周期超窄脉冲产生电路及方法,包括放大器,放大器的输出接射频功分器,射频功分器用于将放大的输入信号输出为等功率的两路信号,其中一路信号依次通过数控延时器Ⅰ、放大器Ⅰ、幅度调整电路Ⅰ和变压器Ⅰ接逻辑与门电路的一路输入,另一路信号通过幅度调整电路Ⅱ和变压器Ⅱ接逻辑与门电路的另一路输入,逻辑与门电路的输出即为窄脉冲信号;变压器Ⅰ和变压器Ⅱ用于将单端射频信号转换为等幅的差分信号。本发明基于超高速数字逻辑器件与射频延时器件,具有脉宽可控、灵活性高、脉冲宽度超窄等优点。采用了微波电路的设计思想,保证了其在高频信号情况下信号的完整性。
  • 一种通过低频信号发生器组合生成高频信号的方法及装置-202310397018.9
  • 陈立元 - 杭州至千哩科技有限公司
  • 2023-04-10 - 2023-08-22 - H03K3/027
  • 本发明公开了一种通过低频信号发生器组合生成高频信号的方法及装置,设置若干路低频信号生成模块,对应生成若干路低频信号,若干路低频信号与异或门的输入端相连接,异或门的输出端输出高频信号;当高频信号的状态发生变化时,则任意一路低频信号的状态发生变化,该低频信号当前的状态发生变化与其前一次状态发生变化之间的频率小于或等于该低频信号的最大频率。本发明通过若干路低频信号进行组合生成所需的高频信号,装置的成本较低,低频信号发生器稳定性也较好。
  • 具有占空比校正器的正交时钟生成器-202310054369.X
  • C·S·R·艾雅;崔宰源 - 辛纳普蒂克斯公司
  • 2023-02-03 - 2023-08-04 - H03K3/027
  • 公开了正交时钟生成电路和技术。示例正交时钟生成器包括:同相(I)时钟生成电路,用于基于参考时钟信号生成I时钟信号,所述I时钟信号和所述参考时钟信号各自具有第一频率;正交相位(Q)时钟生成电路,用于基于所述参考时钟信号、上升时间控制信号和下降时间控制信号生成Q时钟信号,所述Q时钟信号具有所述第一频率;以及控制电路,用于基于所述I时钟信号和所述Q时钟信号生成所述上升时间控制信号和所述下降时间控制信号。
  • 触发器电路和振荡器-202011463829.7
  • 降矢安成 - 精工爱普生株式会社
  • 2020-12-14 - 2023-07-25 - H03K3/027
  • 提供触发器电路和振荡器,抑制电路规模和消耗电流。构成如下的触发器电路:该触发器电路具有N个门电路,所述门电路输出与时钟信号和输入信号对应的输出信号,并且来自第N‑1所述门电路的所述输出信号作为第N所述门电路的所述输入信号,其中,N为3以上的整数,所述N个门电路包含:第一MOS晶体管组,其由在对输出所述输出信号的输出信号节点的电位进行保持时截止的MOS晶体管构成;以及第二MOS晶体管组,其由在对所述输出信号节点的电位进行保持时导通的MOS晶体管构成,所述第一MOS晶体管组的至少1个MOS晶体管的阈值电压比所述第二MOS晶体管组的至少1个MOS晶体管的阈值电压高。
  • 低温度系数时钟信号发生器-201610808100.6
  • 王洋;吴建舟;张义忠;支豪;章彬;王正香;黄燕 - 恩智浦美国有限公司
  • 2016-09-08 - 2023-06-09 - H03K3/027
  • 本公开涉及一种低温度系数时钟信号发生器。用于生成低温度系数(LTC)时钟信号的张弛振荡器包括基准电压发生器和振荡器。基准电压发生器生成LTC电流和带隙基准电压。基准电压发生器包括正温度系数(PTC)电阻器以补偿温度变化的影响。振荡器接收LTC电流和带隙基准电压,并生成时钟信号。在另一个实施例中,基准电压发生器生成随温度变化的充电电流。振荡器接收充电电流并生成第一输出信号和第二输出信号。置位比较器和复位比较器包括确定置位比较器和复位比较器的增益的PTC电阻器。PTC电阻器通过改变置位比较器和复位比较器的增益来补偿由于温度变化引起的第一输出信号和第二输出信号的变化。
  • 摆频信号生成器-202211450826.9
  • U·穆雷杜;G·佩利西耶;G·雷伊蒙 - 意法半导体(格勒诺布尔2)公司;意法半导体(鲁塞)公司
  • 2022-11-18 - 2023-05-23 - H03K3/027
  • 本公开涉及摆频信号生成器。摆频信号生成器包括延迟元件链和控制电路装置。延迟元件链包括第一延迟元件、第二延迟元件和第三延迟元件。控制电路装置在操作中启用多个第一延迟元件,禁用多个第三延迟元件,并启用选择数目的第二延迟元件,从而在摆频信号生成器的输出处限定数字摆频信号的两个连续上升沿之间的时间段。控制电路装置监测数字摆频信号的平均频率,并基于所监测的数字摆频信号的平均频率,选择性地修改所启用的第一延迟元件和所禁用的第三延迟元件的数目。
  • 时钟产生电路及应用其的锁存器和计算设备-201911422474.4
  • 刘杰尧;张楠赓;吴敬杰;马晟厚 - 杭州嘉楠耘智信息科技有限公司
  • 2019-12-30 - 2023-04-11 - H03K3/027
  • 本发明提供一种时钟产生电路及应用其的锁存器和计算设备。时钟产生电路包括一输入端,用于输入一脉冲信号;一第一输出端,用于输出一第一时钟信号;一第二输出端,用于输出一第二时钟信号;一输入驱动电路、一锁存电路、一边沿整形电路、一反馈延迟单元以及一输出驱动电路;所述输入驱动电路、所述锁存电路、所述边沿整形电路、所述反馈延迟单元以及所述输出驱动电路依次串接在所述输入端与所述第一输出端以及所述第二输出端之间。可以有效对时钟脉冲进行整形,减少使用时钟缓冲器,提高数据传输、锁存的正确性和准确率。
  • 一种宽度可调的高速脉冲发生器电路及高速脉冲产生方法-202210522960.9
  • 盖伟新;盛凯 - 北京大学
  • 2022-05-13 - 2022-09-06 - H03K3/027
  • 本发明涉及一种宽度可调的高速脉冲发生器电路及高速脉冲产生方法。该宽度可调的高速脉冲发生器电路,包括晶体管M1~M9,其中晶体管M1、M4、M6为PMOS,晶体管M2、M3、M5、M7、M8、M9为NMOS;M8、M9组成的支路作为一个单元,共有n个单元并联;当输入数据DIN=1时,不产生脉冲,输出节点POUT始终保持为0;当输入数据DIN=0时,在CK0和CK90同为高电平的时间内产生正脉冲。本发明的宽度可调的高速脉冲发生器电路的脉冲宽度可以通过芯片外控制字编程控制,从而对不同速率均可以调整至最优状态;本发明不引入额外的功耗,实现了低功耗、高速度的脉冲产生电路。
  • 脉冲源控制电路及控制方法、装置、电子设备、存储介质-202210066917.6
  • 董守龙;姚陈果;余亮 - 重庆大学
  • 2022-01-20 - 2022-05-13 - H03K3/027
  • 本申请实施例提供了一种脉冲源控制电路及控制方法、装置、电子设备、存储介质。其中脉冲源控制模块,包括:感性储能单元,包括感性输入端和感性输出端;感性输入端被配置用于与电源模块连接;通路选择单元,包括至少一个选择输入端、以及至少两个互补的选择输出端;选择输入端与感性输出端连接,至少一个选择输出端被配置用于在感性储能单元处于充电模式下接地;至少另一个选择输出端被配置用于在感性储能单元处于放电模式下与负载连接。本申请实施例可以获得更高的储能密度,可以实现最终输出电流脉冲的幅值可调、波形可控,得到包括方波、阶梯波及指数衰减波等特定波形,即可以实现对最终输出电流脉冲的全参数控制。
  • 面积优化的保持触发器实施-201611250464.3
  • S·C·斯里瓦斯塔瓦;V·辛格哈尔 - 德克萨斯仪器股份有限公司
  • 2016-12-28 - 2022-05-10 - H03K3/027
  • 本发明涉及面积优化的保持触发器实施,公开了一种集成电路装置,其具有p阱平面(505)、多个基本平行的n阱行(520,540)、以及逻辑单元(500)。p阱平面(505)包括p型半导体材料。每个n阱行(520,540)包括设置在p阱平面的表面上的n型层。多个n阱行(520,540)包括第一n阱行(520)和第二n阱行(540)。逻辑单元(500)布置在p阱平面(505)上,并且逻辑单元(500)的覆盖区包含第一n阱行(520)和第二n阱行(540)。
  • 多相位不交叠时钟信号产生电路及相应的方法-201711237527.6
  • 张敏;林和生;丁德东;刘宾杰 - 北京大学深圳研究生院
  • 2017-11-30 - 2021-11-05 - H03K3/027
  • 本申请提供了一种时钟信号产生电路,包括时钟信号产生单元,配置为产生M个脉冲宽度相同的原始时钟信号,其中M为大于等于1的整数;控制单元,耦合至所述时钟信号产生单元,配置为周期性激发所述时钟信号产生单元变更所述原始时钟信号的状态,并将每个所述原始时钟信号的有效电平均分为N份,其中N为大于等于1的整数;间隔产生单元,耦合至所述时钟产生单元,配置对所述M个原始时钟信号进行处理,从而使得每个所述原始时钟信号有效电平中的X份转换为非有效电平,并将转换后的时钟信号提供到电路的输出端,其中X为大于等于1小于N的整数。本申请还提供了相应的产生多相位不交叠时钟的方法。
  • 一种低抖动的差分时钟接收电路-202110201687.5
  • 周雄;李强;杨世恒 - 成都西瓴科技有限公司
  • 2021-02-23 - 2021-06-22 - H03K3/027
  • 本发明公开了一种低抖动的差分时钟接收电路,包括:电阻R0、电阻R1、电阻R2、电阻R3、PMOS管M1、PMOS管M2、NMOS管M3、NMOS管M4、NMOS管M5、PMOS管M6、PMOS管M7、PMOS管M8、NMOS管M9、NMOS管M10、NMOS管M11、PMOS管M12、PMOS管M13、NMOS管M14、PMOS管M15、NMOS管M16和电容Co;本发明解决了ADC/DAC核的时钟接收电路存在较大抖动的问题。
  • 通用振荡器-201580069305.0
  • N·S·B·阿雷玛拉普尔 - 德克萨斯仪器股份有限公司
  • 2015-12-28 - 2021-03-09 - H03K3/027
  • 在所描述的示例中,通用振荡器(200)包括放大器阵列(204),其包括一个或更多个放大器。控制逻辑单元(220)耦接到放大器阵列(204),并且激活一个或更多个放大器。自时钟产生电路(230)耦接到控制逻辑单元(220),并且产生固定的时钟。计数器(232)从自时钟产生电路(230)接收固定的时钟,并且向控制逻辑单元(220)提供受控时钟。
  • 交叠时钟高性能触发器-202010563382.4
  • 刘云搏;丛伟林;段清华;王玉嫣;余梅;李建秋 - 成都华微电子科技有限公司
  • 2020-06-19 - 2020-08-28 - H03K3/027
  • 交叠时钟高性能触发器,涉及集成电路技术,本发明的输入端通过第四传输门接第六反相器的输入端,第六反相器的输出端通过第八传输门接第十反相器的输入端,第十反相器的输出端作为触发器的输出端,第六反相器的输出端通过串联的第七反相器和第五传输门接第六反相器的输入端,第十反相器的输出端通过串联的第十一反相器和第九传输门接第十一反相器的输入端;本发明实现了一种交叠时钟高性能触发器结构,使触发器自身的建立时间小至负数,并且保持正确采样数据。
  • -201910977438.8
  • 小池健 - 株式会社和冠
  • 2019-10-15 - 2020-07-21 - H03K3/027
  • 提供一种能够抑制电路面积及消耗电力并以充分的高电压发送信号的笔。笔(1)包括:电极(P0);电源电路(30),供给第一电压(=VDD1);LVIC(10),连接于电源电路(30),以第一电压输出下行链路信号;HVIC(20),包括以比第一电压高的第二电压(=VDD2‑VSS2)输出下行链路信号的电平转换器(22);IC间Tx配线(WTx0),将第一电压的下行链路信号从LVIC(10)向HVIC(20)供给;电极配线(WP0),将第二电压的下行链路信号从HVIC(20)向电极(P0)供给;及升压电路(40),连接于电源电路(30),将第二电压向电平转换器(22)供给。
  • 一种驱动脉冲的复制产生电路-201410369282.2
  • 不公告发明人 - 肖兴龙
  • 2014-07-30 - 2019-01-25 - H03K3/027
  • 本发明为一种驱动脉冲的复制产生电路,如图1所示。通过图中的电阻R、电容C和二极管D组成的网络,利用源输入驱动脉冲,能够在电路2中的二极管D两端直接产生输出驱动脉冲,这个新产生的驱动脉冲与源驱动脉冲的电压波形完全相同,就象被复制出来的一样;电路2的特征是其最低电位点K点的电位比源驱动脉冲的负极(B点)的电位刚好高出固定直流电压源E的电压数值,固定直流电压源E也可以是电压缓慢变化的直流电压源,这种缓慢的判定标准是:其变化的频率远小于源驱动脉冲的频率。
  • 集成电路与自偏压电阻电容振荡器和斜坡产生器电路-201510584753.6
  • 皮特·哈尔斯曼 - 新唐科技股份有限公司
  • 2015-09-15 - 2018-03-30 - H03K3/027
  • 本发明提供了一种自偏压电阻电容(resistor‑capacitor,RC)振荡器与斜坡产生器电路,包括结合式电流和电压参考电路,其用以提供参考电流、第一参考电压与第二参考电压,并且包括电路支路。此电路支路包括彼此串联耦接的P型金属氧化物半导体(P‑type Metal‑Oxide‑Semiconductor,PMOS)晶体管,电阻与N型金属氧化物半导体(NMOS)晶体管,并且这些晶体管是以二极管接法所连接。该电路还包括信号产生电路,其包括了电容。信号产生电路是用以在第一参考电压与第二参考电压之间对电容充电与放电。自偏压RC振荡器和斜坡产生器电路是用以在电容的一节点提供斜坡信号或锯齿信号,并在信号产生电路的输出端提供振荡器输出信号。
  • 差分时钟驱动电路-201710574979.7
  • 王小波;于冬;张英;刘洋 - 成都华微电子科技有限公司
  • 2017-07-14 - 2018-01-19 - H03K3/027
  • 差分时钟驱动电路,涉及集成电路技术。本发明包括下述部分第一级驱动电路,其输入端接差分电压输入端,其输出端接加法器;加法器,其输出端作为最终输出端;延迟电路,其输入端接差分电压输入端;第二级驱动电路,其输入端接延迟电路的输出端,其输出端接加法器;脉冲发生器,其第一输入接口接延迟电路的输出端,其第二输入接口接差分电压输入端,其输出端接第三级驱动电路的输入端;第三级驱动电路,其输出端接加法器;本发明增强了高频信号,从而再将全摆幅输入时钟信号转换成低摆幅输出时钟信号时,补偿了互连线的高频衰减。
  • 休眠模式电路和使电路进入休眠模式的方法-201310167401.1
  • 朱立振;孔荣辉 - 博通集成电路(上海)有限公司
  • 2013-05-08 - 2017-02-08 - H03K3/027
  • 本申请涉及电路和方法,公开了一种休眠模式电路和使电路进入休眠模式的方法,主要用于降低无线应用产品中数字电路在休眠模式下的功耗。本发明中,第一电路被配置成与包括模拟电路和数字电路的第二电路通信连接。该第一电路包括锁定单元和休眠单元。该锁定单元被配置成接收锁定使能信号,并响应该锁定使能信号来锁定该数字电路的配置信号。该休眠单元被配置成接收指示切换进入休眠模式的休眠触发信号,并响应该休眠触发信号,产生关断信号来切断数字电路,而模拟电路继续正常工作。
  • 一种驱动脉冲的复制产生电路-201420425068.X
  • 不公告发明人 - 肖兴龙
  • 2014-07-30 - 2015-06-24 - H03K3/027
  • 本实用新型涉及一种驱动脉冲的复制产生电路,包括电压固定或电压缓慢变化的直流电压源E和RCD网络,其中直流电压源E的正极与RCD网络中的二极管D的阳极相连接,直流电压源E的负极与源驱动脉冲输入信号的负极相连接,源驱动脉冲输入信号的正极与RCD网络中的电容C的一端相连接,电容C的另一端与二极管D的阴极相连接,RCD网络中的电阻R与二极管D并联连接,复制的驱动脉冲信号从二极管D的两端输出,其中二极管D的阳极作为复制的驱动脉冲信号的负极,二极管D的阴极作为复制的驱动脉冲信号的正极。本实用新型极大简化了驱动电路,电路的造价得到降低,可靠性得到了提高。
  • 扫描振荡装置-201310509299.9
  • 不公告发明人 - 西安造新电子信息科技有限公司
  • 2013-10-24 - 2015-04-29 - H03K3/027
  • 本发明公布了一种扫描振荡装置,包括包括二个滑动变阻器、三个反相器、二个二极管、一个电容和电阻,其中电阻的一端分别接第一反相器的输入端和电容的一端,电阻的另一端接第一滑动变阻器的输入端,第一滑动变阻器的中间端分别与第一滑动变阻器得输出端、第二滑动变阻器的中间端连接,第二滑动变阻器的两端分别串接第一、第二二极管后分别接第一反相器的输出端和第二反相器的输入端,第二反相器的输出端分别接电容的另一端和第三反相器的输入端,第三反相器的输出端输出电压。本发明结构简单,调节灵活,控制方便易于实现,振荡稳定。
  • 焊机送丝机控制电路的脉冲产生电路-201220075235.3
  • 杨跃平 - 深圳麦格米特电气股份有限公司
  • 2012-03-02 - 2012-10-03 - H03K3/027
  • 本实用新型公开了一种焊机送丝机控制电路的脉冲产生电路,包括开关管、PNP三极管、第一NPN三极管和第一电阻,PNP三极管的基极接第一NPN三极管的集电极,PNP三极管的发射极接基准电压,PNP三极管的集电极接第一NPN三极管的基极;所述的第一电阻接在PNP三极管的发射极和第一NPN三极管的集电极之间,第一NPN三极管的集电极作为所述脉冲产生电路的信号输入端,第一NPN三极管的发射极接开关管的控制极;开关管的一端接地,另一端作为所述脉冲产生电路的信号输出端。本实用新型可靠性好、成本较低,参数便于调整。
  • 双倍幅时钟脉冲产生器及电荷泵-201210167623.9
  • 张延安;杨皓然 - 钰创科技股份有限公司
  • 2012-05-24 - 2012-09-26 - H03K3/027
  • 双倍幅时钟脉冲产生器及电荷泵包含一第一双倍幅时钟脉冲产生电路和一第二双倍幅时钟脉冲产生电路。该第一双倍幅时钟脉冲产生电路用以接收一第一电压、一第二电压、一第一时钟脉冲、一反相的第一时钟脉冲和一第三电压,及用以输出一第一双倍幅时钟脉冲;该第二双倍幅时钟脉冲产生电路用以接收一第四电压、该第二电压、接收该反相的第一时钟脉冲、该第一时钟脉冲和该第三电压,及用以输出一第二双倍幅时钟脉冲。
  • 一种三端串联式触发器-201220014644.2
  • 区志杨 - 佛山市华全电气照明有限公司;佛山市中照光电科技有限公司
  • 2012-01-12 - 2012-09-19 - H03K3/027
  • 本实用新型公开了一种三端串联式触发器,包括脉冲变压器,第一电容,第二电容,触发管,扼流电感,第一电阻,第二电阻,第三电阻,所述脉冲变压器输入端的初级异名端与次级同名端连接,所述脉冲变压器输出端的次级异名端依次串联有触发管、扼流电感、第一电阻、第二电阻以及第三电阻,所述第三电阻的输出端与零线连接,在所述脉冲变压器输入端的次级同名端与扼流电感的输出端之间并联有第一电容,第一电阻的输入端与第三电阻的输出端之间还并联有第二电容,所述第三电阻的输出端与零线之间串联有热敏电阻。本实用新型能有效避免由于“整流效应”引起触发器发热烧毁的现象及触发器内部元件局部短路所造成的异常事故的发生。
  • 脉冲产生电路及方法、基准电压产生及其推动电路及方法-201010111220.3
  • 杨光军 - 上海宏力半导体制造有限公司
  • 2010-02-10 - 2011-08-10 - H03K3/027
  • 一种脉冲产生电路及其产生方法、基准电压的推动电路及其推动方法、基准电压产生电路及其产生方法,其中,所述脉冲产生电路包括延迟网络和逻辑单元,延迟网络由供电电源提供工作电压,对输入信号进行延迟,产生延迟信号,所述延迟信号相对于输入信号的延迟时间随所述供电电源的电压升高而减小,随所述供电电源的电压降低而增大;逻辑单元对所述输入信号和延迟信号进行逻辑运算,产生脉冲信号,所述脉冲信号的宽度为所述延迟信号相对于输入信号的延迟时间。本发明能够防止基准电压的节点被过充或者充电不足。
  • 用时基电路制作的通用电子空气清新装置-201020664763.3
  • 黄勇 - 黄勇
  • 2010-12-17 - 2011-06-22 - H03K3/027
  • 本实用新型属于电子技术领域,涉及一种用时基电路制作的通用电子空气清新装置。本装置由直流电源、无稳态多谐振荡电路和放电器组成,其特征是:无稳态多谐振荡电路中使用时基电路NE555,在无稳态多谐振荡电路输出回路中有一级功率放大电路,功率放大电路的负载回路中接有升压型变压器。本实用新型采用高压放电电离空气,从而产生臭氧和负离子,通过自然对流等方式导入活动空间,达到清新与净化房间或汽车内空气的目的,可广泛用于家庭、办公室、公共场所与娱乐消闲会所等封闭环境的空气净化。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top