专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果5415435个,建议您升级VIP下载更多相关专利
  • [发明专利]数据变换方法及系统-CN202310215241.7在审
  • 刘晓峰;牛晓威;周成龙 - 上海安路信息科技股份有限公司
  • 2023-03-06 - 2023-06-02 - G06F13/16
  • 本发明提供了一种数据变换方法,包括将宽待变换数据按照预设进行拆分,以依次写入若干存储单元,所述宽待变换数据包括若干子数据,所述子数据的大小为m字节,m为大于0的整数,按照目标依次从若干存储单元中读取数据进行拼接,以得到位变换后的数据,通过若干存储单元存储拆分后的数据,在读取数据时能够根据目标读取数据进行拼接,因宽待变换数据拆分后数据变小,可组合宽大小极大增加,从而增加了变换的灵活性。本发明还提供了一种数据变换系统。
  • 数据变换方法系统
  • [发明专利]一种转换电路及数据传输系统-CN202310088106.0有效
  • 王洪良;牟奇;卢圣才;刘伟;张德闪 - 苏州浪潮智能科技有限公司
  • 2023-02-09 - 2023-05-16 - G06F13/40
  • 本申请公开了一种转换电路及数据传输系统,涉及数据传输领域。该电路包括数据合并电路及数据拆分电路,在由数据较小的第一模块传输至数据较大第二模块时,采用数据合并电路可将若干个第一数据合并为符合第二模块的数据数据,并输出至第二模块;在由第二模块传输数据至第一模块时,采用数据拆分电路将第二数据进行拆分,以使拆分后的每份数据的数据都符合第一模块的数据,并将拆分后的数据依次传输至第一模块。可见,本申请中通过位转换电路可以实现对数据的合并或者拆分,从而实现对数据的调整,进而可以实现数据不同的第一模块和第二模块之间的数据传输。
  • 一种转换电路数据传输系统
  • [发明专利]神经网络模型的量化方法和装置-CN202010143782.X在审
  • 希滕;张刚;温圣召 - 北京百度网讯科技有限公司
  • 2020-03-04 - 2021-09-07 - G06N3/04
  • 该方法包括:获取神经网络模型的参数的初始以及目标量化;构建量化序列,通过执行多次拟量化操作更新量化序列;按照更新后的量化序列对神经网络模型进行逐级量化;拟量化操作包括:获取起点对应的第一量化后模型、采用中间位对待量化模型进行量化得到的第二量化后模型;响应于确定第一量化后模型的参数分布与第二量化后模型的参数分布之间的差异在预设的分布差异区间内,将中间位插入量化序列中,将中间位更新为新的起点
  • 神经网络模型量化方法装置
  • [发明专利]一种影像窗自适应调节方法-CN202310950607.5在审
  • 佟猛 - 佗道医疗科技有限公司
  • 2023-07-31 - 2023-10-24 - A61B6/03
  • 本发明公开了一种影像窗自适应调节方法,包括:根据影像中各体素点的CT值生成直方图;根据感兴趣目标的体素点占比计算得到所述直方图中的有效区间,以该有效区间的右边界对应的CT值作为窗的右边界值;在所述直方图中寻找最优峰值;以所述最优峰值对应的区间为起点,向所述直方图的左端遍历寻找得到体素点数目与所述最优峰值之间比值小于设定阈值的区间,以该区间的左边界对应的CT值作为窗的左边界值;根据所述窗的左、右边界值计算得到窗宽和窗本发明快速的自动的对窗进行调整,缩短医生诊断及规划手术的时间。
  • 一种影像窗位窗宽自适应调节方法
  • [发明专利]一种总线-总线快速传输装置-CN01126766.6无效
  • 邵士文;刘嵘;李光 - 深圳市中兴通讯股份有限公司上海第二研究所
  • 2001-09-13 - 2003-04-02 - G06F13/40
  • 本发明公开了一种总线-总线快速传输装置,包括核心控制模块、数据存取模块、高速位处理器控制接口模块、高速主从或直接内存存取控制接口模块、低速接口处理器或专用芯片控制接口模块、中断控制模块及寄存器;本发明是在64或32高速处理器与8低速接口处理器或专用芯片之间加入一总线-总线数据快速传输装置,两者的数据传输总线不直接相连,而分别与本发明装置相连。当有数据从高速处理器向低速接口处理器或专用芯片传输时,高速处理器先以64或32高速写入总线-总线数据快速传输装置中的数据存取区,然后再由本发明装置以8逐步写入8低速接口处理器或专用芯片。
  • 一种总线快速传输装置

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top