[发明专利]板卡在位检测电路和检测方法在审

专利信息
申请号: 202310004480.8 申请日: 2023-01-03
公开(公告)号: CN115994059A 公开(公告)日: 2023-04-21
发明(设计)人: 陈晓武 申请(专利权)人: 上海联虹技术有限公司
主分类号: G06F11/27 分类号: G06F11/27;G06F11/273;G06F11/22
代理公司: 北京清亦华知识产权代理事务所(普通合伙) 11201 代理人: 张娜
地址: 201702 上海市*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请提供了一种板卡在位检测电路和检测方法,电路包括:处理器和板卡,其中:处理器包括板卡处理模块;板卡包括:板卡开关组件和电平识别装置,板卡处理模块分别与每个板卡引脚、电平识别装置以及板卡开关组件相连,用于根据每个板卡引脚上的背板引脚信号的电平状态,以及电平识别装置输出的电平状态,控制板卡开关组件的工作状态,并检测板卡是否在位。本申请通过根据板卡上每个板卡引脚检测板卡是否在位,可以提高板卡的在位检测的高可靠性,从而为保证安装有板卡的通信设备正常工作提供条件。
搜索关键词: 板卡 在位 检测 电路 方法
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海联虹技术有限公司,未经上海联虹技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202310004480.8/,转载请声明来源钻瓜专利网。

同类专利
  • 一种芯片调试方法、装置及芯片-202311095698.5
  • 陈德炜;黄彬;李泽祥 - 腾讯科技(深圳)有限公司
  • 2023-08-29 - 2023-09-29 - G06F11/27
  • 本申请实施例提供了一种芯片调试方法、装置及芯片;其中的方法包括:控制系统控制器通过四线串行接口向至少一个子系统广播第一数据信号;控制待调试子系统按照第一数据信号的指示,通过四线串行接口向系统控制器上报第二数据信号;控制系统控制器基于第二数据信号对待调试子系统进行调试。采用本申请实施例能够提高芯片调试性能。
  • 一种内存插拔力测试装置,机构及方法-201810833443.7
  • 刘德旺 - 郑州云海信息技术有限公司
  • 2018-07-26 - 2023-09-22 - G06F11/27
  • 本发明提供一种内存插拔力测试装置,机构及方法,拔插力传感器实时测量拔插力度的物理信号转变为可测量的电信号输出给处理器;处理器获取拔插力传感器实时测量的拔插力并通过显示屏显示,同时将当前的拔插力和拔插操作时间储存至存储器;处理器将获取拔插力通过语音提示模块播放,提示用户,当拔插力超过预设值至通过语音提示模块发出报警提示,避免了用力过大而造成内存槽或内存条损坏。内存插拔力测试机构可以对内存条的插置进行测试,对内存插槽进行测试,用预设的测试次数实现测试数据采集,判断内存插槽的设置是否合理。
  • 板卡在位检测电路和检测方法-202310004480.8
  • 陈晓武 - 上海联虹技术有限公司
  • 2023-01-03 - 2023-04-21 - G06F11/27
  • 本申请提供了一种板卡在位检测电路和检测方法,电路包括:处理器和板卡,其中:处理器包括板卡处理模块;板卡包括:板卡开关组件和电平识别装置,板卡处理模块分别与每个板卡引脚、电平识别装置以及板卡开关组件相连,用于根据每个板卡引脚上的背板引脚信号的电平状态,以及电平识别装置输出的电平状态,控制板卡开关组件的工作状态,并检测板卡是否在位。本申请通过根据板卡上每个板卡引脚检测板卡是否在位,可以提高板卡的在位检测的高可靠性,从而为保证安装有板卡的通信设备正常工作提供条件。
  • 改变集成电路输入-输出垫片的用途配置-201580072505.1
  • 詹姆斯·爱德华·迈尔斯;帕拉姆施瓦拉帕·阿南德·库马尔·塞万斯 - ARM 有限公司
  • 2015-12-22 - 2022-08-23 - G06F11/27
  • 提供了用于实现集成电路的自测试过程的技术,其中,自测试过程包括测试集成电路的第一和第二输入‑输出垫片之间的电连接。控制设备能够根据电连接的存在,来改变第一和第二输入‑输出垫片的用途的功能配置。还提供了相应的集成电路、印刷电路和方法。这些技术使得集成电路可以被用在各种场景中,而不要求集成电路的物理定制来使其适配其使用场景,尤其是在一些场景中可以将从场景到集成电路的垫片的连接做到个别垫片的情况下或者在其他场景中从场景到集成电路的垫片的连接可以横跨一个以上垫片的情况下。
  • AXI交叉开关的间插功能的验证方法与装置-201710258450.4
  • 张晓辉;王朋宇 - 龙芯中科技术股份有限公司
  • 2017-04-19 - 2021-08-10 - G06F11/27
  • 本发明实施例提供一种AXI交叉开关的间插功能的验证方法与装置。该方法包括:向待测AXI交叉开关发送第一间插数据,接收所述待测AXI交叉开关根据所述第一间插数据获得的第二间插数据,所述第二间插数据包括多个已传输BEAT数据包,每个已传输BEAT数据包携带所从属的已传输数据包的标识;根据所述所从属的已传输数据包的标识,将所述多个已传输BEAT数据包整理成至少两个已传输数据包;确定所述至少两个待传输数据包与所述至少两个已传输数据包是否相同;若相同,则确定所述待测AXI交叉开关的间插功能正常,进而实现对待测AXI交叉开关的间插功能的准确验证。
  • 用于执行内建式自我测试的独立磁盘冗余数组译码系统-201710136379.2
  • 汪宇伦 - 慧荣科技股份有限公司
  • 2017-03-08 - 2020-11-06 - G06F11/27
  • 本发明公开了一种用于执行内建式自我测试的独立磁盘冗余数组译码系统,包括有一错误插入区块,用于将错误插入至一第一里德索罗门(RS)码字以及一第二RS码字;一独立磁盘冗余数组译码器包括有一储存器用于储存所述第一码字的一校正子、一第一RS译码器以及一第二RS译码器用于分别储存所述第一RS码字以及所述第二RS码字,以及分别根据所述第一RS码字的所述奇偶数据以及所述第二RS码字的所述奇偶数据来对所述第一RS码字以及所述第二RS码字进行译码,以产生所述第一RS码字的一更新后校正子以及所述第二RS码字的一更新后校正子。相较于现有技术,本发明所提出的技术方案使用更小的带宽,且不需要外接储存器。
  • 跨缺失数据的正弦内插-201580006162.9
  • 威廉·巴斯蒂安·克雷杰;图拉伊·扎基扎德·沙别斯塔雷 - 谷歌有限责任公司
  • 2015-02-27 - 2019-03-15 - G06F11/27
  • 提供了用于隐藏音频信号中的缺失段和/或不连续性从而恢复信号的连续性的方法和系统。本方法和系统是针对音频信号设计的且以音频信号为目标,基于正弦波的内插和外推操作,并且不依赖于正弦波是谐波的假设。连同其它优点,本方法和系统相比于现有音频隐藏方法的改进在于本系统和方法促进了异步内插,如果信号是谐波则使用对应于时域波形内插的内插程序,并且具有对音频信号有效的峰值选择程序。
  • 一种mbist时钟优化方法和装置-201610348382.6
  • 严云锋 - 福州瑞芯微电子股份有限公司
  • 2016-05-24 - 2019-03-01 - G06F11/27
  • 本发明公开了一种mbist时钟优化方法和装置,所述方法包括以下步骤:首先时钟提供单元提供时钟;而后运行模式配置单元配置逻辑电路运行模式,所述运行模式包括功能模式和测试模式;当运行模式配置单元配置的运行模式为功能模式时,逻辑电路控制单元将时钟提供单元所提供的时钟发送至功能逻辑电路,并关闭测试逻辑电路;当运行模式配置单元配置的运行模式为测试模式时,逻辑电路控制单元将时钟提供单元所提供的时钟发送至测试逻辑电路,并关闭功能逻辑电路。由于功能逻辑电路和测试逻辑电路完全独立分开,当某一逻辑电路处于工作状态时,另一逻辑电路可以完全关闭,从而大大降低了芯片进行mbist测试时的功耗,增强了测试的稳定性。
  • 一种内存插拔力测试装置及机构-201821193890.2
  • 刘德旺 - 郑州云海信息技术有限公司
  • 2018-07-26 - 2019-01-22 - G06F11/27
  • 本实用新型提供一种内存插拔力测试装置,机构及方法,拔插力传感器实时测量拔插力度的物理信号转变为可测量的电信号输出给处理器;处理器获取拔插力传感器实时测量的拔插力并通过显示屏显示,同时将当前的拔插力和拔插操作时间储存至存储器;处理器将获取拔插力通过语音提示模块播放,提示用户,当拔插力超过预设值至通过语音提示模块发出报警提示,避免了用力过大而造成内存槽或内存条损坏。内存插拔力测试机构可以对内存条的插置进行测试,对内存插槽进行测试,用预设的测试次数实现测试数据采集,判断内存插槽的设置是否合理。
  • 基于单双跳变的低功耗确定性BIST及种子压缩方法-201610067190.8
  • 张建伟;丁秋红;吴国强;陈晓明;滕飞;马万里;王政操;郝文凯 - 大连理工大学
  • 2016-01-30 - 2018-09-04 - G06F11/27
  • 本发明涉及大规模数字集成电路技术领域,一种基于单双跳变的低功耗确定性BIST及种子压缩方法,一方面,为了降低测试功耗,本发明使用了一种新型的单双跳变单元和ROM存储的控制信号通过单双混合跳变来生成确定性种子,然后利用单跳变重播种技术来生成确定性测试向量。同时,为了减少冗余向量的个数,减少测试时间,本发明还增加了2‑bit减法计数器来约束重播种过程中确定性测试向量生成的个数。另一方面,为了压缩面积开销并生成控制信号,本发明还提出了对应的种子压缩方法,实验结果表明,本发明提出的BIST和种子压缩方法的测试性能,如测试时间、面积开销及测试功耗都有很大程度的降低。
  • 一种多TF卡插拔检测方法及系统-201511002554.6
  • 俞斌;杨维琴 - 惠州TCL移动通信有限公司
  • 2015-12-28 - 2016-05-11 - G06F11/27
  • 本发明公开一种多TF卡插拔检测方法及系统。方法包括步骤:A、当检测到有TF卡卡槽中的检测引脚产生中断时,获取产生中断的检测引脚的引脚号,根据所述引脚号从预先设置的配置文件中查找到相应的配置信息;并禁能所述检测引脚的中断功能;B、判断所述检测引脚的电平与配置信息中的电平是否相同,若相同,则判定有TF卡插入到所述TF卡卡槽,否则判定有TF卡从所述TF卡卡槽中拔出。本发明针对现有技术的缺陷,所提出的一种多TF卡插拔检测方法及系统,只需在移动终端中配置一个插拔检测程序,然后利用这一个插拔检测程序来为各个TF卡卡槽提供插拔检测,使插拔检测程序达到复用的目的,从而提高系统的稳定性及开发的效率。
  • 一种基于FPGA芯片的TPCM子卡-201520684375.4
  • 张斌 - 浪潮电子信息产业股份有限公司
  • 2015-09-06 - 2015-12-16 - G06F11/27
  • 本实用新型提供一种基于FPGA芯片的TPCM子卡,其包括PCIE外插卡,PCIE外插卡侧部设置有金手指接口;还包括用于承担安全访问控制的FPGA芯片、具有BPI并行总线的Flash芯片、USB芯片及用于指示工作状态的LED灯组,FPGA芯片、Flash芯片、USB芯片和LED灯组分别设置在PCIE外插卡上,且Flash芯片通过BPI总线信号与FPGA芯片互连,USB芯片和LED灯组分别连接于FPGA芯片输出端;PCIE外插卡上设置有通过电源转换电路相连的12V供电接口和5V供电接口,电源转换电路还连接金手指接口和LED灯组。本实用新型基于FPGA芯片进行设计,选用标准半长半宽PCIE外插卡,在PCIE外插卡设置PCIEx1的标准金手指接口,可以搭配任意服务器机型的系统板卡进行使用;设置通过电源转换电路连接的12V供电接口和5V供电接口,实现线下调试。
  • 一种电子设备的扩展板卡检测方法及电子设备-201210537728.9
  • 董大鹏 - 联想(北京)有限公司
  • 2012-12-12 - 2014-06-18 - G06F11/27
  • 本发明公开一种电子设备的扩展板卡检测方法及电子设备。方法包括:检测是否有板卡插入插槽,获得第一检测结果;当第一检测结果表明有板卡插入插槽时,通过第一接口获取板卡的第一信息;判断第一信息是否满足预定条件,获得第一判断结果;当第一判断结果表明第一信息满足预定条件时,从存储单元中获取与第一信息相对应的第一密钥信息;通过第一接口获取板卡的第二信息;利用第一密钥信息对第二信息进行认证;如果认证成功则启用板卡;否则,禁用板卡。采用本发明的方法或系统,能够对插入电子设备的扩展板卡进行检测,避免启动电子设备不支持的扩展板卡,进而保证电子设备的正常工作。
  • 侦测识别电路-201210123392.1
  • 刘磊;陈国义 - 鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司
  • 2012-04-25 - 2013-10-30 - G06F11/27
  • 一种侦测识别电路包括一电源电路模块及一指示电路模块;该电源电路模块包括若干与一内存插槽的若干第一闲置引脚电连接电源输出端及与若干该内存插槽的若干第二闲置引脚电连接的接地端;该指示电路模块包括若干分支电路,每一分支电路的电源输入端与该内存条的一第一闲置金手指相连,接地端与该内存条的一第二闲置金手指相连,每一分支电路的电源输入端及接地端之间连接一指示元件;当内存条完全插接至该内存插槽时,该内存条的第一闲置金手指、第二闲置金手指与对应的该内存插槽的第一闲置引脚、第二闲置引脚接触,该指示元件发出指示信号。本发明侦测识别电路通过该指示元件发出的指示信号,可以方便判断内存条是否与内存插槽连接是否到位。
  • 多运算单元/多核/众核系统的自测试自修复机制与结构-200810204623.5
  • 林正浩;任浩琪;耿红喜 - 上海芯豪微电子有限公司
  • 2008-12-12 - 2010-06-23 - G06F11/27
  • 本发明属集成电路领域,具体为一种针对多运算单元/多核/众核系统的自测试自修复机制与结构,包括被测单元,向量生成器,测试向量分配器,运算结果分发器,比较器,测试结果表,动态分配算法。其中被测单元为需要测试的处理单元;向量生成器生成、存储测试向量;测试向量分配器配置、建立或动态调整被测单元与向量生成器的连接关系;运算结果分发器配置、建立或动态调整被测单元与比较器的连接关系;比较器用于比较被测单元执行测试向量的结果并存入测试结果表;动态分配算法是系统为被测单元动态分配任务的算法。本发明有效解决了多运算单元/多核/众核系统测试困难的问题,并能有效提高芯片良率和可靠性。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top