[发明专利]用于测试一个或多个被测设备的自动测试设备、用于自动测试一个或多个被测设备的方法、及使用缓冲存储器的计算机程序在审

专利信息
申请号: 202080005127.6 申请日: 2020-01-22
公开(公告)号: CN112703409A 公开(公告)日: 2021-04-23
发明(设计)人: 奥拉夫·波佩;克劳斯-迪特尔·稀里格斯;艾伦·克雷奇 申请(专利权)人: 爱德万测试公司
主分类号: G01R31/319 分类号: G01R31/319;G01R31/3193
代理公司: 北京东方亿思知识产权代理有限责任公司 11258 代理人: 朱亦林
地址: 日本*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种用于测试一个或多个被测设备的自动测试设备包括多个端口处理单元,该多个端口处理单元至少包括:相应的缓冲存储器,以及相应的高速输入输出HSIO接口,该HSIO接口用于与被测设备中的至少一个连接。端口处理单元被配置为:接收数据,将所接收到的数据存储在相应的缓冲存储器中,并且经由相应的HSIO接口将存储在相应的缓冲存储器中的数据提供给一个或多个所连接的被测设备,以用于测试一个或多个所连接的被测设备。还描述了用于自动测试一个或多个被测设备的方法和计算机程序。
搜索关键词: 用于 测试 一个 多个被测 设备 自动 方法 使用 缓冲存储器 计算机 程序
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱德万测试公司,未经爱德万测试公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202080005127.6/,转载请声明来源钻瓜专利网。

同类专利
  • 一种隔离单元的测试电路及测试方法-202310920903.0
  • 吕瑞伟 - 上海艾为电子技术股份有限公司
  • 2023-07-25 - 2023-10-20 - G01R31/319
  • 本申请提供一种隔离单元的测试电路,用于对N个隔离单元进行测试,该测试电路包括:N个数据选择单元,第i个数据选择单元的第一输入端与第i个隔离单元的输出端相连;以及N个寄存器,第i个寄存器的输入端与第i个数据选择单元的输出端相连,第i个寄存器的输出端与第i+1个数据选择单元的第二输入端相连;控制信号端的电平为第一电平,各数据选择单元输出其第一输入端接收的数据;控制信号端的电平为第二电平,各数据选择单元输出其第二输入端接收的数据;各寄存器在接收到时钟触发信号时,将其接收到的数据存储。采用上述技术方案,能够提高SOC芯片的测试覆盖率,并可以直接定位到出现故障的隔离单元。本申请还提供一种隔离单元的测试方法。
  • 一种芯片的自动化测试系统、方法、存储介质及电子设备-202310493758.2
  • 赵博文 - 西安万像电子科技有限公司
  • 2023-05-04 - 2023-09-29 - G01R31/319
  • 本公开是关于一种芯片的自动化测试系统、方法、存储介质和电子设备。该方法包括:向零终端发送调用指令,并获取零终端的解码驱动信息和显示器信息,并筛选出对应的待测用例场景;根据待测用例场景生成对应的编码指令和解码指令,发送至虚拟端和零终端,并生成编码文件和解码文件进行保存;获取零终端发送的画面的帧率值,并判断帧率值是否获取成功;若未出现获取失败,则对编码文件和解码文件进行分析。本公开通过将搭载待测芯片的测试板的零终端和虚拟端同时接入到该芯片的自动化测试系统中,首先依据准备好的所有的用例场景,对零终端和虚拟端进行相应的编码和解码指令发送,同时对执行结果进行检查;同时还可以针对编码和解码的性能进行统计。
  • 一种基于FPGA的ADC性能测试系统及其测试方法-202311018335.1
  • 李兵;刘天宇;何飞翔;崔红卫;金山;雷佳;袁博;谷雨;李跃阳;吕永国;高严;种含伟;杨挺轩 - 陕西省电子技术研究所有限公司
  • 2023-08-14 - 2023-09-19 - G01R31/319
  • 本发明提供一种基于FPGA的ADC性能测试系统及其测试方法,其系统包括FPGA处理芯片,FPGA处理芯片电连接有DDR3存储器、ADC电流采样芯片和被测ADC芯片,FPGA处理芯片与上位机连接通信,上位机向FPGA处理芯片发送测试信号指令对被测ADC芯片进行采样,被测ADC芯片连接有产生测试模拟信号的信号源,被测ADC芯片将测试模拟信号转化为数字信号传输至FPGA处理芯片,ADC电流采样芯片采集被测ADC芯片的电流、电压模拟信号并转换为数字信号传输至FPGA处理芯片,FPGA处理芯片将数字信号作为测试数据存储至DDR3存储器,FPGA处理芯片读取DDR3存储器的测试数据并进行处理后以获得被测ADC芯片的测试性能参数。本发明减轻了FPGA处理芯片内部总线的负担,提高了模数转换芯片的测试效率。
  • 传感器电路和电子设备-202180090700.2
  • 小林玲仁;广濑健二 - 三菱电机株式会社
  • 2021-02-01 - 2023-09-05 - G01R31/319
  • 传感器电路(3)具备与布线(23)连接的检测用电阻、由与检测用电阻的两方的端部分别连接的端子布线构成的第1端子对(31)、由在检测用电阻的一方的端部处相互短接的端子布线构成的第2端子对(32)、以及使用通过第1端子对(31)输入的检测信号和通过第2端子对(32)输入的检测信号来测定去除了噪声成分的电流或电压的感测部(33)。
  • 一种时延参数的检验方法和装置-202180089633.2
  • 肖聪;许辛达 - 华为技术有限公司
  • 2021-03-09 - 2023-09-01 - G01R31/319
  • 一种时延参数的检验方法和装置,方法包括:获取第一组参数和第二组参数,第一组参数包括报文在暂存器转移层次RTL电路的至少一个模块中传输的时延参数,第二组参数包括报文在电子系统级设计ESL模型传输时统计的至少一个模块的时延参数;检验如果第一组参数与第二组参数不相匹配,则确定第二组参数存在误差,对第二组参数进行校准得到第三组参数,以及利用第三组参数进行报文传输时延的评估工作,从而可避免开发人员采样RTL时延参数带来的误差,本方法提高了利用ESL模型评估报文传输时延的精确度,同时满足高精度、低时延的要求。
  • 芯片测试方法-202310625426.5
  • 陈亮 - 长鑫存储技术有限公司
  • 2023-05-29 - 2023-08-25 - G01R31/319
  • 本公开提供了一种芯片测试方法,涉及半导体技术领域。该方法包括:针对待测试芯片执行至少一组芯片测试;在每次命令时序测试中,执行如下步骤:在第一目标行和第二目标行写入第一测试写入数据;向待测试芯片依次发送第一激活命令和第一自动预充电读取命令;间隔本次命令时序测试所对应的待调整时长之后,向待测试芯片依次发送第二激活命令和第一读取命令,得到第二目标行的第一测试读取数据;基于第一测试读取数据和第一测试写入数据,确定第二目标行在本次命令时序测试的第一读写测试结果;基于每组芯片测试中多次命令时序测试各自的第一读写测试结果,确定每组芯片测试对应的实际tRTP。根据本公开实施例,能够对芯片自动预充电行为进行准确检测。
  • 用于生成和测量电信号的系统和方法-202180053385.6
  • A·马亨德拉 - 尼克斯拉博股份有限公司
  • 2021-07-26 - 2023-04-18 - G01R31/319
  • 公开了一种用于生成和测量电信号的系统。该系统包括被配置为基于控制信号生成一个或多个模拟信号的数模转换器模块,以及一个或多个通道。每个通道包括被配置为电连接到电气设备的输出端子,以及缓冲器电路。缓冲器电路被配置为接收所述一个或多个模拟信号中的一个模拟信号并基于接收到的模拟信号的电压向输出端子提供电压。缓冲器电路还被配置为电连接到电流源并允许电流在电流源和输出端子之间流动。该系统还包括电压测量系统和电流测量系统,其分别被配置为针对每个通道测量该通道的输出端子处的电压和流过的电流。
  • 半导体器件检查方法及半导体器件检查装置-202180037685.5
  • 茅根慎通;中村共则;嶋瀬朗 - 浜松光子学株式会社
  • 2021-04-05 - 2023-01-31 - G01R31/319
  • 本发明的半导体检查装置(1)具备:测定器(7),其对半导体器件供给电力,同时测定半导体器件(S)的对应于电力的供给的电气特性;光扫描装置(13),其对半导体器件(S)扫描以多个频率调变强度后的光;锁定放大器(15),其取得对应于光扫描的表示多个频率成分的电气特性的特性信号;及检查装置(19),其处理特性信号,检查装置(19)以反映半导体器件(S)中第1层(L1)的电气特性的扫描位置的特性信号的相位成分为基准,修正任意扫描位置的特性信号的相位成分,特定反映半导体器件(S)中第2层(L2)的电气特性的扫描位置的特性信号的相位成分,使用该相位成分将任意扫描位置的特性信号的相位成分标准化,输出基于经标准化的特性信号的相位成分的结果。
  • 半导体器件检查方法及半导体器件检查装置-202180032979.9
  • 茅根慎通;中村共则;嶋瀬朗;江浦茂 - 浜松光子学株式会社
  • 2021-04-05 - 2022-12-30 - G01R31/319
  • 本发明的半导体检查装置(1)具备:测量器(7),其在对半导体器件(S)供给电力的同时,测量与半导体器件(S)的电力的供给相对应的电特性;光扫描装置(13),其对半导体器件(S)扫描以多个频率强度调制的光;锁定放大器(15),其取得表示与光的扫描相对应的多个频率成分的电特性的特性信号;及检查装置(19),其处理特性信号。检查装置(19)求得:反映了半导体器件(S)的第1层(L1)的电特性的扫描位置的特性信号、与反映了第2层(L2)的电特性的扫描位置的特性信号为规定的相位差的频率,并且以反映了第1层(L1)的电特性的扫描位置的特性信号的相位成分为基准,修正任意的扫描位置的特性信号的相位成分,输出在求得的频率的任意的扫描位置的特性信号的同相成分及正交成分。
  • 一种针对PLC电气自动化技术的电路检测装置-202211040585.0
  • 周欣;张欢 - 江苏安全技术职业学院
  • 2022-08-29 - 2022-11-29 - G01R31/319
  • 本发明涉及电路检测技术领域,且公开了一种针对PLC电气自动化技术的电路检测装置,包括检测机体,所述检测机体的正面分别固定安装有控制按钮、开关机按钮、显示屏、指示灯与防碰撞固定框,所述检测机体侧面活动安装有转动柄,所述检测机体的内部开设有第一安装腔,本发明通过将拨动柄向开关机按钮一侧移动,拨动柄将会带动第一滑动板带动推动块向第一固定板一侧移动,并且第一滑动板在移动时会在第一固定柱上对第一复位弹簧进行挤压,并且推动块与挤压块的相邻侧均开设有相互匹配的斜边,这样推动块将会带动挤压块在第二固定柱上滑动,当发射器与传感器首次接触,PLC板开始工作,进行电路检测,发射器与传感器在此接触时PLC板停止检测工作。
  • 量子芯片测试装置、方法以及量子计算机-202110588475.7
  • 石汉卿;张昂 - 合肥本源量子计算科技有限责任公司
  • 2021-05-28 - 2022-11-29 - G01R31/319
  • 本申请公开了一种量子芯片测试装置、方法以及量子计算机,包括:界面终端,用于接收量子芯片测试任务并发送对应的测试指令、以及用于获得量子芯片的评估结果;测试模块,用于接收所述测试指令,输出与所述测试指令对应的测试信号、以及发送所述评估结果,其中,所述评估结果通过处理所述量子芯片反馈的与所述测试信号对应的测试结果确定;转接模块,用于将接收到的所述测试信号转发至所述量子芯片、以及将所述测试结果转发至所述测试模块。本申请能够通过界面触发量子芯片的测试指令且测试结果通过界面可视化、提高操作效率和用户体验。
  • 用于检测双向多路复用基础设施中的无效配置的装置-202180021518.1
  • 丹尼尔·雅席克 - 深圳市汇顶科技股份有限公司
  • 2021-04-30 - 2022-11-25 - G01R31/319
  • 本发明公开了一种用于检测双向多路复用基础设施中的无效配置的装置。本发明的目的是公开一种检测通用双向多路复用基础设施的无效配置的电路,其将通过用于检测双向多路复用基础设施中的无效配置的装置来解决,基础设施包括用于处理控制信号、多个源作为输入和多个接收器作为输出的多路复用器解码器逻辑,而多个源和多个接收器是通过多个正向和反向多路复用器连接的,其中,多路复用器解码器逻辑由配置错误检查器扩展形成,该配置错误检查器监控每个源和连接到多个源的多个反向多路复用器的所有控制信号,并创建多次使用源的错误信息。
  • 等效实时示波器-202180015731.1
  • 谈侃 - 特克特朗尼克公司
  • 2021-02-22 - 2022-09-30 - G01R31/319
  • 诸如示波器之类的测试和测量仪器具有比模拟带宽低的奈奎斯特频率,所述测试和测量仪器具有:输入,被配置成接收具有重复图案的测试中信号;单个模数转换器,被配置成接收所述测试中信号并以采样率在多个重复图案上对所述测试中信号进行采样;以及一个或多个处理器,被配置成确定所述测试中信号的频率,并在没有触发的情况下基于所确定的信号频率、所述测试中信号的图案长度和/或所述采样率来重构所述测试中信号。
  • 一种复杂器件软硬件协同验证电路及方法-202210614649.7
  • 柴睿;袁一凡;姚浩洋;田卫 - 西安微电子技术研究所
  • 2022-05-31 - 2022-09-13 - G01R31/319
  • 本发明属于大规模或超大规模集成电路应用验证领域,涉及一种复杂器件软硬件协同验证电路及方法。所述验证电路包括ZC706母板、DSP验证子板、健康管理子板、BUS板和地面工控机。DSP验证子板为待验证的复杂器件的最小系统,复杂器件选用一款国产化数字信号处理器,规格型号FDM‑D20101N,外围包括存储芯片、调试接口和电源供电芯片。数据下传接口采用标准五线制异步串行通讯接口与地面工控机的串口相连,健康管理软件负责将采集的所有数据打包组帧,按照波特率921.6Kbps速度下传至地面工控机进行数据判断和显示。
  • 测试电路及电路测试方法-202010008115.0
  • 蒲迪锋 - 深圳市紫光同创电子有限公司
  • 2020-01-03 - 2022-05-31 - G01R31/319
  • 本发明提供一种测试电路,包括:若干级联的锁存器,第一个锁存器的D端与测试信号源通信连接,除第一个锁存器外的锁存器的D端与上一级锁存器的Q端通信连接;各锁存器的Q端与待测试电路的测试接口通信连接;各所述锁存器采用相同的时钟信号、时钟使能信号和复位信号。还提供一种电路测试方法,采用上述的测试电路,控制复位信号由高电平变为低电平,将各锁存器复位;控制使能信号源输出高电平;控制所述测试信号源输出预定信号;控制使能信号源输出低电平,将各所述锁存器的Q端锁定;将各锁存器的Q锁定的值输入待测试电路进行测试。本发明的测试电路及电路测试方法,免去了重新上电配置的过程,提高了测试效率。
  • 一种测试芯片中外围电路的设计方法及其测试芯片-202111501691.X
  • 蓝帆;潘伟伟;杨慎知;郑勇军 - 杭州广立微电子股份有限公司
  • 2021-12-09 - 2022-05-13 - G01R31/319
  • 本发明提供一种测试芯片中外围电路的设计方法,包括:获取测试芯片中器件的器件阵列信息、以及器件中选定的待测器件信息;确定用于摆放外围电路的外围电路区域;基于器件阵列的边缘行或/和边缘列设计外围电路;在外围电路区域,为位于边缘行或/和边缘列中的待测器件配置对应的外围电路单元,通过连接线将待测器件与对应的外围电路单元相连形成外围电路。该技术方案有益效果在于,该方法结合考虑器件阵列和外围电路单元进行协同规划,以优化外围电路的摆放设计,能在不影响外围电路的功能和性能的基础上,提升测试芯片的器件密度。还提供一种测试芯片。
  • 基于多台测试机数据处理的硬件系统及方法-202210327831.4
  • 刘煜文 - 佛山市联动科技股份有限公司
  • 2022-03-31 - 2022-04-29 - G01R31/319
  • 本发明提供了一种基于多台测试机数据处理的硬件系统及方法,硬件系统包括柜体,柜体设置有正面板和背面板,正面板上设置有电源开关,用于打开或关闭硬件系统;背面板上设置有工控机接口、测试站接口与多个通道接口,工控机接口用于连接工控机,测试站接口用于连接测试站,每个通道接口均包含测试机接口、机械手接口与AUX接口,测试机接口用于连接该通道的测试机,AUX接口用于连接该通道的测试机,机械手接口用于连接机械手。机械手发送的INDEX信号通过硬件系统发送给每台测试机,使得最后工位的测试机整合了同一待测器件经过的所有测试机的完整测试数据,使每个待测器件在每台测试机上的测试数据都能够一一对应。
  • 一种均流检测的控制方法及装置-202111451192.4
  • 熊斌 - 苏州浪潮智能科技有限公司
  • 2021-12-01 - 2022-04-05 - G01R31/319
  • 本申请涉及一种均流检测的控制方法及装置。所述装置包括:振荡模块,用于连通电源并采集电源信号,根据所述电源信号采集并输出振荡信号;耦合模块,用于接收所述振荡信号,通过耦合所述振荡信号与均流信号,得到并输出耦合信号;检测模块,用于接收所述耦合信号,通过检测所述耦合信号,得到并输出检测信号。所述振荡模块根据所述电源信号输出一种可控的所述振荡信号,并由所述耦合模块将所述振荡信号耦合至均流信号上,得到所述耦合信号,根据所述检测模块对所述耦合信号进行检测,得到所述检测信号,在负载变动时或均流信号受到干扰时,检测电源模块的均流功能的具体表现,达到方便检测电源模块的均流功能的目的。
  • 一种基于TCL语言的数字电路快速测试方法-201911262773.6
  • 肖驰;关炀 - 中国电子科技集团公司第二十研究所
  • 2019-12-11 - 2022-03-01 - G01R31/319
  • 本发明提供了一种基于TCL语言的数字电路快速测试方法,通过使用开发的TCL代码控制外围电路,利用vivado环境下的TCL命令库实现函数的集成、调用和嵌套,在数字电路需要反复测试和外围器件不同的情况下,具有较高的测试速率和很好的通用性。本发明避免了每次手动修改状态和参数,提高了测试效率,同时也避免了修改FPGA程序,节省了测试时间,减小了工作量;方便调试和方案验证时随时查看vio的状态,同时避免了程序修改时需要全部重新写入的情况,只需将修改部分重新写入;仅需改写外围器件的地址即可实现原程序功能,能够实现数字电路测试的批处理,避免了不同测试环境下测试程序的重复开发,具有较好的通用性。
  • 一种基于FPGA的同步422接口的测试激励实现系统及方法-202110819219.4
  • 何全;周津;付彦淇;杨硕;杨阳 - 天津津航计算技术研究所
  • 2021-07-20 - 2021-11-30 - G01R31/319
  • 一种基于FPGA的同步422接口的测试激励实现系统及方法,系统包括同步422接口数据激励源发送设备和FPGA系统;所述FPGA系统包括同步422接口协议数据激励发生器和激励源选择控制模块;将同步422接口数据激励源发送设备通过时钟线和数据线经过电平匹配电路连接至激励源选择控制模块;同步422接口协议数据激励发生器通过时钟线和数据线连接至激励源选择控制模块;本发明实现不同的开发阶段选择适合的激励源,从而提高项目开发效率,还能够提高基于FPGA的同步422接口接收功能模块系统的开发效率。
  • 低功率有源负载-201880006004.7
  • 帕特里克·G·苏利万;周康飞 - 艾利维特半导体公司
  • 2018-01-08 - 2021-10-26 - G01R31/319
  • 一种有源负载电路,所述有源负载电路包括具有第一节点至第四节点的二极管桥,其中,电压缓冲器与所述第一节点连接,拉电流镜与所述第二节点连接,所述第三节点被配置用于到受测装置(DUT)的连接,并且灌电流镜与所述第四节点连接。第一电流镜与所述拉电流镜连接,并且第二电流镜与所述灌电流镜连接。第一差分对与所述第一电流镜连接并且包括与所述DUT连接的输入端和与所述输入电压连接的第二输入端。第二差分对与所述第二电流镜连接并且包括与所述DUT连接的第一输入端和与所述输入电压连接的第二输入端。
  • 内置自测试电路和相关方法-202080015334.X
  • J·范欧维尔 - 德克萨斯仪器股份有限公司
  • 2020-02-19 - 2021-09-28 - G01R31/319
  • 公开了内置自测试(BIST)电路和相关方法。示例BIST电路(302)包括状态机(340),当使能信号(362)为有效时,该状态机(340)生成控制信号(366)以将与晶体管相关联的栅极电压(316)从第一电压降低到第二电压,晶体管(304)在第一电压和第二电压下被启用,并且当栅极电压(316)降低到第二电压时,当与晶体管(304)相关联的栅极到源极电压(328)满足阈值时,该状态机(340)使警报信号(364)为有效。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top