[发明专利]储存电容器模数转换器中的共模抑制在审

专利信息
申请号: 201910622244.6 申请日: 2019-07-11
公开(公告)号: CN110719104A 公开(公告)日: 2020-01-21
发明(设计)人: S·莫南吉 申请(专利权)人: 亚德诺半导体无限责任公司
主分类号: H03M1/10 分类号: H03M1/10;H03M1/12;H03M1/46;H03M1/66
代理公司: 11038 中国国际贸易促进委员会专利商标事务所 代理人: 刘倜
地址: 百慕大群岛(*** 国省代码: 百慕大;BM
权利要求书: 查看更多 说明书: 查看更多
摘要: 本公开涉及储存电容器模数转换器中的共模抑制。提供了一种差分数模(DAC)电路,可以包括储存电容器和各种开关,以将输入电容器(例如位试验电容器)的底板耦合到参考电压,例如REF+或REF‑。以这种方式,储存电容器可用于向输入电容器(例如位试验电容器)提供任何差分电荷,并且参考电压(例如REF+和REF‑)可用于向输入电容器提供任何共模电荷。
搜索关键词: 储存电容器 输入电容器 试验电容器 参考电压 可用 底板 模数转换器 共模电荷 共模抑制 电荷 耦合到 电路
【主权项】:
1.差分数模(DAC)电路,包括:/n包括多个DAC单元的电容器阵列,每个DAC单元包括:/n一对输入电容器,被配置为耦合到比较器;/n与该对输入电容器相关的专用参考电容器;和/n控制电路,被配置为:/n控制第一组开关的操作,以在基于所述比较器的决定以差分配置设置该对输入电容器时,将差分残余电荷从储存电容器传递到该对输入电容器;和/n控制第二组开关的操作,以在基于所述比较器的决定以共模配置设置该对输入电容器时,将共模残余电荷从参考电压传递以设置该对输入电容器。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于亚德诺半导体无限责任公司,未经亚德诺半导体无限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910622244.6/,转载请声明来源钻瓜专利网。

同类专利
  • 一种DAC和ADC实验测试板及测试装置-201920329232.X
  • 王冬艳 - 成都工业学院
  • 2019-03-14 - 2020-02-14 - H03M1/10
  • 本实用新型提供了一种DAC和ADC实验测试板及测试装置,解决了目前的DAC和ADC实验测试板功能简单,侧重应用集成,没有功能及性能参数的相关测试,不利于学习和对芯片的选用的问题。本实用新型包括ADC待测单元、模拟量输入端和数字量输出端,所述ADC待测单元分别与模拟量输入端、数字量输出端连接,所述模拟量输入端连接模拟量调节输出模块,所述模拟量调节输出模块包括多组电位器,用于分段电压的设置。本实用新型具有测试ADC和DAC性能和参数方便、准确、便于学习芯片等优点。
  • 一种自校准比较器失调电压消除电路-201921044002.5
  • 葛亮宏 - 成都博思微科技有限公司
  • 2019-07-05 - 2020-02-14 - H03M1/10
  • 本实用新型公开了一种自校准比较器失调电压消除电路,包括:比较器,被配置为根据使能信号控制输入共模电压和比较电压,通过连接共模电压进行电压校正后,连接比较信号进行信号比较输出;校准单元,被配置为连接比较器的两个输出端OUTP和OUTN,并根据使能信号将比较器的输出信号反馈到输入端,抵消失调电压;开关单元,被配置为通过使能信号实现共模电压和比较电压的切换输入。本实用新型通过开关单元和使能信号控制输入共模电压和比较电压,在进行失调电压时输入共模电压,来实现消除电路中的失调电压,在消除失调电压之后输入比较电压,进行比较器的正常比较输出。通过该电路,可以实现大幅度减小比较器失调电压,并且不影响比较器的速度。
  • 时间交织数模转换器校正-201910665444.X
  • K.霍瓦基缅 - 特克特朗尼克公司
  • 2019-07-23 - 2020-02-04 - H03M1/10
  • 提供了时间交织数模转换器校正。一种时间交织数模转换器(TIDAC)系统,其具有:预处理滤波器,以在数字信号被TIDAC系统的相应的数模转换器(DAC)转换之前对数字信号进行滤波,以校正TIDAC系统的DAC之间的失配。校准预处理包括:将第一DAC处的离散波形转换成第一模拟信号,以及将第二DAC处的离散波形转换成第二模拟信号,以及将第一和第二模拟信号组合成组合的信号。模数转换器(ADC)将组合的信号转换成数字信号,以确定TIDAC系统的实际频率响应。接收TIDAC系统的期望的频率响应,并且基于TIDAC系统的实际频率响应和TIDAC系统的期望的频率响应,生成用于第一DAC和第二DAC的预处理滤波器。
  • 一种用于流水线ADC的前端校准方法-201710706615.X
  • 唐鹤;牛胜普;高昂;何生生;车来晟 - 电子科技大学
  • 2017-08-17 - 2020-02-04 - H03M1/10
  • 一种用于流水线ADC的前端校准方法,属于模拟集成电路技术领域。本发明从流水线ADC的第一级增益开始校正,直到依次校正完流水线ADC的前N‑1级增益为前端校准一次,当得到第一级增益至第N‑1级增益后可得还原后的信号与原信号的误差;具体基于MATLAB程序搜索流水线ADC每级增益,进而通过对流水线ADC输出数据进行还原,对还原后信号进行快速傅立叶变换分析,当有效位数等指标满足要求时即可认为增益查找正确,从而实现流水线ADC校准。本发明改善了高速高精度流水线ADC中传统校准精度低的缺点,具有高效快速准确的特点,比较适用于高速高精度流水线ADC校准。
  • 储存电容器模数转换器中的共模抑制-201910622244.6
  • S·莫南吉 - 亚德诺半导体无限责任公司
  • 2019-07-11 - 2020-01-21 - H03M1/10
  • 本公开涉及储存电容器模数转换器中的共模抑制。提供了一种差分数模(DAC)电路,可以包括储存电容器和各种开关,以将输入电容器(例如位试验电容器)的底板耦合到参考电压,例如REF+或REF‑。以这种方式,储存电容器可用于向输入电容器(例如位试验电容器)提供任何差分电荷,并且参考电压(例如REF+和REF‑)可用于向输入电容器提供任何共模电荷。
  • 模数转换器的比较器偏移的后台估计-201610526308.9
  • A·M·A·阿里;P·博拉斯卡;H·迪恩克;A·S·摩根 - 美国亚德诺半导体公司
  • 2016-07-06 - 2020-01-21 - H03M1/10
  • 本申请涉及模数转换器的比较器偏移的后台估计。流水线模数转换器(ADC)在几个阶段转换模拟输入信号,其中一个阶段为后续阶段产生残基进行数字化。残基通过粗量化模拟输入信号生成以产生数字码,它用于重建模拟输入信号,以及残基是模拟输入信号和模拟输入信号的重构版本之间的差异。粗量化可以有误差,这些都归功于比较偏移和带宽失配。为了估算比较偏移而不敏感于输入分布和/或带宽失配,峰值和波谷探测器用来跟踪残基的最大值和最小值或ADC的随时间的输出,与估算比较偏移的预期值可以基于最大和最小值来计算。预期值有利地“平均”出对偏移的带宽失配贡献。
  • 一种传感器信号调理装置及其高精度清零信号采集芯片-201920643595.0
  • 江石根;黄君山;侯汇宇 - 苏州格美芯微电子有限公司
  • 2019-05-07 - 2020-01-21 - H03M1/10
  • 本实用新型提供一种传感器信号调理装置的高精度清零信号采集芯片,和一种具有高精度清零信号采集芯片的传感器信号调理装置。具体的,所述信号采集芯片包括集成放大器、清零电路和比较器,可根据电容式传感器的型号设置比较器的阈值,实现信号采集芯片的输出信号有反馈性的、高精度的不定时电荷清零;并且当切换电容式传感器时,可通过显示/控制器采用软件或人工方式实时设置比较器的阈值,实现一个所述信号采集芯片可以满足不同型号电容式传感器的切换使用,使信号采集芯片线性度好、不易损坏,提高信号采集芯片性能,且具有多场合切换应用的实用价值。
  • 比较器诊断系统和方法-201910619116.6
  • D·J·米勒;B·A·米勒;S·阿夫塔卜;D·D·亚历山大;J·R·弗格森 - 马克西姆综合产品公司
  • 2019-07-10 - 2020-01-17 - H03M1/10
  • 本发明涉及一种比较器诊断系统和方法。一种用于自校准比较器的模拟前端电路,该电路包括:比较器测量路径中的比较器;前置放大器,该前置放大器通过一组开关耦合至该比较器;以及放大器,该放大器耦合至该前置放大器,该前置放大器接收参考信号作为第一输入以及用户可定义的参考作为第二输入,该用户可定义的参考生成被选择用于在该前置放大器的输出端处创建已知状态的用户可定义的值,该前置放大器确定表示包括该比较器的信号路径中的测量误差并用于调整该用户可定义的参考值以校准该信号路径的残差值,使得可以调整该比较器的阈值边界以加强比较器规范。
  • 一种应用于模数转换器的双排序间隔选取的电容校正方法-201910998717.2
  • 樊华;王琛;李博川;冯全源;冯浪;刁小芃;岑远军 - 电子科技大学
  • 2019-10-21 - 2020-01-17 - H03M1/10
  • 本发明公开了一种应用于模数转换器的双排序间隔选取的电容校正方法,涉及微电子学与固体电子学领域,特别是该领域中混合电容电阻型逐次逼近模数转换器中的电容设置方法。本发明采用单位电容构成混合电容电阻型逐次逼近模数转换器的正负电容阵列,通过两次排序后间隔选取构成模数转换器的各级有效位最高有效位(MSB)、次高有效位(MSB-1)……最低有效位(LSB)、Dummy电容。相比于传统SAR ADC,在静态性能与动态性能上均有显著改善;相较于传统的模拟、数字校正算法,本发明提出的调整校正方法仅需进行两次排序,操作更为简单,大大地节省了面积和功耗。
  • 高速低功耗SAR ADC电容失配自校准方法和电路-201910851588.4
  • 谷宪 - 北京中电华大电子设计有限责任公司
  • 2019-09-10 - 2020-01-14 - H03M1/10
  • 本发明提出了一种应用在高速低功耗逐次逼近型数模转换器(SAR ADC)中的电容失配校准技术。本发明是一种基于码密度统计的电容失配前台校准方案,校准电路代价小,易于实现高速低功耗设计。主要包括SAR ADC核心转换模块、校准电路模块、校准电容模块和片上线性波形发生器。系统上电后,ADC首先进入校准模式,需要被校准的电容从低位到高位依次被校准,此时SAR ADC核心转换模块对片上线性波形电路产生的信号进行采样和转换,并输出各位需要被校准电容的校准码;校准结束后,ADC进入正常转换模式,SAR ADC核心转换模块对外部输入进行采样和转换;数字校准逻辑依据校准码和ADC数字输出控制校准电容模块电容底板接相应的电位,并逐次完成各次比较。
  • 电荷域相位误差校准电路及采用该校准电路的DDS电路-201710135890.0
  • 陈珍海;万书芹;周德金;何宁业;刘琦;宁仁霞;吕海江 - 黄山学院
  • 2017-03-09 - 2020-01-10 - H03M1/10
  • 本发明提供了一种电荷域相位误差校准电路及采用该校准电路的DDS。所述电荷域相位误差校准电路包括:电荷域相位误差检测放大电路、K位电荷域模数转换器、控制电路、ROM模块、SRAM模块以及第一延迟电路和第二延迟电路。所述采用电荷域相位误差校准电路的DDS包括:相位累加器、相位幅度转换器、N位电流模DAC、电荷域相位误差校准电路、时钟产生电路和模式控制电路。所述电荷域相位误差校准电路及采用该校准电路的DDS均可根据系统精度和硬件开销自动折衷选择校准精度和速度,并且具有低功耗特点。
  • 一种具有全范围动态自检功能的A/D转换装置及方法-201910927917.9
  • 黄赟;钟莉娟;王澜;冯虎 - 卡斯柯信号有限公司
  • 2019-09-27 - 2019-12-24 - H03M1/10
  • 本发明涉及一种具有全范围动态自检功能的A/D转换装置及方法,所述的装置包括MCU芯片、FPGA芯片、基准电压产生电路、二选一选择器和A/D转换电路,所述的基准电压产生电路的输入端与FPGA芯片的输出端连接,所述的基准电压产生电路的输出端和FPGA芯片的输出端分别与二选一选择器的输入端连接,所述的二选一选择器的输出端、FPGA芯片的输出端分别与A/D转换电路的输入端连接,所述的A/D转换电路的输出端与MCU芯片的输入端连接,所述的MCU芯片的输出端与FPGA芯片的输入端连接。与现有技术相比,本发明具有高集成度、高精度且具有全范围动态自检功能等优点。
  • 用于确定ADC的校准值的设备-201910495334.3
  • 弗雷德里克·达特内 - 恩智浦有限公司
  • 2019-06-06 - 2019-12-17 - H03M1/10
  • 公开一种用于确定ADC的一个或多个校准值的设备,所述设备被配置成接收第一参考信号和第二参考信号,并将以下项应用于ADC:在第一信号应用周期内,将包括所述第一参考信号的第一ADC输入信号应用于所述ADC;在第二信号应用周期内,将第二ADC输入信号应用于所述ADC,所述第二ADC输入信号与所述第一ADC输入信号具有大体上相等的量值和相反的极性;在第三信号应用周期内,将包括所述第二参考信号的第三ADC输入信号应用于所述ADC;以及在第四信号应用周期内,将第四ADC输入信号应用于所述ADC,所述第四ADC输入信号与所述第三ADC输入信号具有大体上相等的量值和相反的极性,所述设备被配置成至少部分基于ADC在四个信号应用周期内的ADC输出信号而确定一个或多个校准值。
  • 对于每个位电容器具有专用参考电容器的SAR DAC-201510940534.7
  • M·D·马多克斯;R·A·卡普斯塔;沈军华 - 美国亚德诺半导体公司
  • 2015-12-16 - 2019-12-17 - H03M1/10
  • 本申请涉及对于每个位电容器具有专用参考电容器的逐次逼近寄存器模数转换器(SAR ADC)。SAR ADC常规地包括用于实现将模拟输入逐位转换为数字输出的位测试的电路。用于位测试的电路通常加权(例如,二进制加权),而这些位加权并不总是很理想。校准算法可以校准或校正非理想的位加权并通常优选这些位加权为信号独立的,使得可以易于测量和校准/校正位加权。本文所公开的实施例涉及SAR ADC的独特的电路设计,其中每个位电容器或一对位电容器(具有差分设计)具有相应的专用片上基准电容器。由于片上参考电容(提供快速参考建立时间),得到ADC的速度较快,并同时与SAR ADC的非理想位加权相关的错误是信号独立的(可以易于测量和校正/校准)。
  • 一种提高电阻电容型逐次逼近模数转换器SFDR和SNDR的电容重构方法-201710013589.2
  • 樊华;哈迪·哈迪日;佛朗哥·马洛博蒂 - 电子科技大学
  • 2017-01-09 - 2019-12-10 - H03M1/10
  • 本发明公开了一种提高电阻电容型逐次逼近模数转换器SFDR和SNDR的电容重构方法,涉及微电子学与固体电子学领域,特别是该领域中电阻电容型逐次逼近模数转换器中的电容设置方法。针对现有技术中电容失配校正技术研究首先考虑的是易于片上实现,基于LMS算法的校正方案精度高且校准效果好,但初始值若选取不当会导致算法复杂度增加,甚至不收敛,不易于片上实现,而传统辅助DAC的校正技术最易于片上实现且成功率最高,但不容易实现超高精度的问题,提出一种能提高逐次逼近模数转换器线性度的电容重构方法,通过对电容排序、选择并重构,从而达到校正电容失配的目的。
  • 一种基于最小二乘法的ADC校准方法-201910978043.X
  • 李密;杨岳明 - 上海磐启微电子有限公司
  • 2019-10-15 - 2019-12-06 - H03M1/10
  • 本发明公开了一种基于最小二乘法的ADC校准方法,包括以下步骤:1、DAC一致性校准;2、将DAC从0开始,增加到最大电压作为ADC输入;3、ADC选择CHANNEL口;4、ADC初始化;5、采样、保存ADC数据;6、取电压和采样CODE值;7、将数据代入最小二乘法基于线性方程的公式进行求解得到的a,b值;8、反推其他点样点的电压,计算其他采样点和理论电压的偏差;9、将A,B值写入FLASH的特定区域;本发明实现将DAC作为输出给ADC,实现ADC的校准,本发明计算简单、操作方便、成本低廉;综合考虑到了ADC的偏置误差、增益误差和非线性误差,提高了ADC的一致性和精度。
  • 基于二分查找的时间交织ADC用采样时间失配校正方法-201710221692.6
  • 李靖;王朝驰;李成泽;叶欣;宁宁 - 电子科技大学
  • 2017-04-06 - 2019-12-06 - H03M1/10
  • 基于二分查找的时间交织ADC用采样时间失配校正方法,属于集成电路设计领域。当采样时间失配表征量|Bi|≥Bs时,采用二分查找法和固定校正步长相结合的方法调节下一个校正周期中的采样时间失配校正系数Tcali(n+1),当|Bi|<Bs时,采用固定校正步长的方式调节下一个校正周期中的采样时间失配校正系数Tcali(n+1),然后将调节后Tcali(n+1)反馈到时间交织ADC中的时钟单元,调整对应的第i个时间交织ADC通道的时钟相位,使采样时间的失配不断减小,完成该校正周期中采样时间失配的校正,其中Bs为无采样时间失配时|Bi|的最大范围,称为采样时间失配阈值。本发明采用二分查找法极大的缩短了校正周期;采用固定校正步长的校正算法保证了校正精度。
  • 一种基于任务调度的时间交织ADC失配优化方法-201910821338.6
  • 李靖;罗建;胡宇峰;宁宁;于奇 - 电子科技大学
  • 2019-09-02 - 2019-11-29 - H03M1/10
  • 一种基于任务调度的时间交织ADC失配优化方法,通过减小当前量化周期对应通道的量化时间或增加当前量化周期的时间长度,使得在当前量化周期内对应通道提前完成量化进入空闲状态,标记所有完成量化的通道为空闲通道,再采用任务调度算法在下一个量化周期来临时,从所有空闲通道中随机选择一个通道进行采样和量化,从而实现通道随机化以优化通道间失配。本发明将各通道ADC剩余量化时间充分利用起来,在不额外增加辅助通道的情况下,可实现随机通道的目的,有利于提高时间交织ADC的无杂散动态范围,也有利于提高时间交织ADC的速度和各条件下的适应性。
  • 一种多核模数转换器的校准方法-201910754135.X
  • 李健;陈卯蒸;温志刚;袁建平;裴鑫;刘志勇;马军;王凯;闫浩;段雪峰;李笑飞;曹亮;刘艳玲;李明帅 - 中国科学院新疆天文台
  • 2019-08-15 - 2019-11-29 - H03M1/10
  • 本发明涉及一种多核模数转换器的校准方法,该方法涉及的装置是由正弦波信号发生器、噪声源、耦合器、模数转换器、可重构开放式架构硬件计算平台、Linux计算机组成,该方法通过在多核模数转换器的各个核心中嵌入直流偏置、增益和相位调整寄存器,并通过串行外围接口总线下发自动调整程序,控制正弦波信号发生器及噪声源输入单频率音调,以此得到各个核心的偏移参数并进行校准。该方法基于可重构开放式架构硬件计算平台数据采集与预处理前端和Linux计算机,以此获取及处理来自模数转换器的数据,通过自动调整程序可实现直流偏置、增益和相位的校准,可以对脉冲星信号处理实现精准部署功能。
  • 一种高反馈系数高增益的乘法数模转换器-201710706620.0
  • 唐鹤;牛胜普;高昂;何生生;车来晟 - 电子科技大学
  • 2017-08-17 - 2019-11-19 - H03M1/10
  • 一种高反馈系数高增益的乘法数模转换器,属于模拟集成电路技术领域,比较适用于高速高精度流水线ADC。通过在传统电荷重分配型乘法数模转换器的运算放大器的同相的输入端和输出端接一个正反馈电容C1,提高了乘法数模转换器的反馈系数,进而提高了乘法数模转换器的增益,从而加快运放建立,减小流水线ADC级数,方便流水线ADC数字校准算法的实现,降低流水线ADC的功耗和芯片面积。
  • 一种基于可调电荷泵的动态比较器失调校准电路-201910610179.5
  • 张姣;盖伟新;冯玉凡;蒲中柱;冯建华 - 北京大学
  • 2019-07-08 - 2019-11-15 - H03M1/10
  • 本发明提出一种基于可调电荷泵的动态比较器失调校准电路,包括:比较器、电荷泵电路和逻辑控制电路。比较器的校准输入端作为本电路的输出端,比较器的输出端与电荷泵电路的输入端相连,电荷泵电路的控制端与逻辑控制电路的输出端相连;其中,只要比较器的输出发生变化,逻辑控制电路就会产生相应的脉冲控制电荷泵电路的通断,以调节电荷泵的充放电速率。本发明实现了一种用于高速动态比较器的新型校准技术,本电路利用基于电容电荷分享的可调电荷泵电路来控制校准过程,降低了比较器的失调电压,这种值的选择提供了足够的校准范围并形成可以忽略不计的校准噪声。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top