[发明专利]一种硬件电路安全性检测方法和装置有效

专利信息
申请号: 201811045809.0 申请日: 2018-09-07
公开(公告)号: CN109375093B 公开(公告)日: 2021-04-30
发明(设计)人: 吴欣欣;黄俊英;李易;叶笑春;范东睿 申请(专利权)人: 北京中科睿芯科技集团有限公司
主分类号: G01R31/3181 分类号: G01R31/3181
代理公司: 北京科龙寰宇知识产权代理有限责任公司 11139 代理人: 孙皓晨
地址: 100095 北京市海淀区温泉*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种硬件电路安全性检测方法和装置,适应不同集成度的电路安全检测。该装置包括七个部件,在时钟部件的驱动下,装置的执行依次经过信号生成部件、存储部件、驱动部件、接口部件、监视窗口、分析部件。本发明的技术方案具有完全自动化、可移植性,灵活配置等特点,适用于不同规模的集成电路。
搜索关键词: 一种 硬件 电路 安全性 检测 方法 装置
【主权项】:
1.一种计算机硬件电路安全性检测装置,其特征在于,所述装置包括:信号生成部件、存储部件、驱动部件、接口部件、监视窗口部件、接口部件一、接口部件二、分析部件;所述信号生成部件连接存储部件,所述存储部件连接驱动部件,所述驱动部件连接接口部件一;所述接口部件二连接监视窗口部件,所述监视窗口部件连接分析部件;所述接口部件一连接待测试电路模块的输入,所述接口部件二连接所述待测试电路模块的输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京中科睿芯科技集团有限公司,未经北京中科睿芯科技集团有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201811045809.0/,转载请声明来源钻瓜专利网。

同类专利
  • 用于生产针对防辐射优化的电路的方法-201980041187.0
  • C·奥蒂;T·波特博夫 - 赛峰电子与防务公司
  • 2019-06-17 - 2023-09-19 - G01R31/3181
  • 一种用于生产针对防辐射来优化的电路的生产方法,该方法包括在参考电路上执行的初步表征阶段,该初步表征阶段包括以下步骤:·多次辐照参考电路;·每次辐照后,如果参考电路的一个或多个参考元件(5)已经失效,则定位所述(诸)参考元件;以及·在参考电路的参考表面上映射辐照的影响;·该生产方法进一步包括优化阶段,该优化阶段包括根据在参考电路上执行的映射来适配至少一个经优化辐射敏感元件在经优化电路的至少一个经优化表面上的位置。
  • DSP芯片测试装置及方法-202010781047.1
  • 苏锋;曹建业;甘浩;吴思谦;钟俊龙 - 广东省新一代通信与网络创新研究院
  • 2020-08-05 - 2023-09-05 - G01R31/3181
  • 本发明公开了一种DSP芯片测试装置及方法,针对目前DSP芯片测试方法中存在的测试效率低和测试过程繁琐的问题,提供了一种DSP芯片自动化测试实现装置。基于此装置,可以实现在DSP芯片上电的一次测试中随时改变测试参数和测试指令。与目前常用的DSP芯片测试方法相比,DSP芯片测试装置在完成基本DSP芯片测试功能的基础上,增加了FPGA与服务器的数据传输通道,使测试工作与各项参数的配置更加灵活。通过服务器操作界面,测试过程中可以实时配置测试参数和在线更新测试指令而无需修改FPGA测试工程代码。
  • 一种数字IC芯片的功能测试的方法和系统-202310580672.3
  • 杨坦;柴俊标;卜建明;贺庭玉;廖剑;余亮;谭玉龙 - 杭州中安电子有限公司
  • 2023-05-22 - 2023-08-29 - G01R31/3181
  • 本发明涉及数字IC芯片测试技术,公开了一种数字IC芯片的功能测试的方法和系统,其测试矢量压缩模块,用于将接收的数据进行编码压缩,并按照索引号分批存储;测试矢量解码运算模块,用于将测试矢量压缩模块里的数据按一定的索引号读出解码,并按一定的逻辑时序和速率输出;测试矢量时序比对模块,用于将待测芯片的输出测试向量按照一定的时序控制要求与期望测试向量进行比对处理,并获取处理后的向量信息;测试矢量传输模块,用于将处理后的向量信息按一定的时序要求和传输格式,快速地传输至显示单元上位机软件。本发明在试验过程中,实时检测每一路输出信号的数字信号特性,及时上传试验过程中的错误数据,并能定位到错误位置和发生错误的试验循环数。极大地提升了老炼试验对数字IC芯片的功能测试的准确率和错误覆盖率。
  • 一种基于UWB的芯片验证系统及方法-202310582188.4
  • 刘婷;蔡俊杰 - 华东师范大学;张家港守正通信技术有限公司
  • 2023-05-23 - 2023-08-18 - G01R31/3181
  • 本发明涉及一种UWB的芯片验证系统,包括:DUT组件:用以接收硬件输入数据流,根据预先设定的代码对硬件输入数据流进行处理,输出符合硬件代码执行功能的实际结果数据流;第一监测容器:用以直接软件输入数据流或标准结果数据流,所述软件输入数据流与所述硬件输入数据流相对应,所述标准结果数据流为输入数据流经Matlab脚本投喂给外部的Matlab算法进行软件功能执行后得到的数据流;第二监测容器:用以收集硬件输入数据流经DUT组件处理后输出的实际结果数据流;记分板:用以接收实际结果数据流和第一监测容器收集的数据流,进行比对,生成比对结果。与现有技术相比,本发明具有结构简洁、验证高效、支持较高的代码覆盖率和功能覆盖率验证等优点。
  • 人脸识别门禁硬件生产测试系统及方法-202211682686.8
  • 戴其进 - 深圳算子科技有限公司
  • 2022-12-27 - 2023-07-14 - G01R31/3181
  • 本发明公开了人脸识别门禁硬件生产测试系统及方法,包括步骤一,模式选择;步骤二,工厂测试;步骤三,老化测试;步骤四,设备激活测试;步骤五,售后维修测试;步骤六,报告生成显示;本发明的大部分功能模块采用自动化测试,无需人工参与,少部分功能模块需要人工参与判断结果,减少了人工工作量,避免了影响生产作业时间的情况出现,通过采用内置程序进行测试,测试标准统一,避免了生产作业人员素质不一导致的测试结果不同的情况出现,降低了测试误差;通过结果汇总模块汇总测试结果,并且生成测试报告,便于直观简单的查看测试结果,同时便于对各项功能的异常情况进行跟踪统计,有利于对异常进行整改。
  • 芯片测试方法和装置-202211722712.5
  • 张帅;徐继翔;金艳 - 北京紫光展锐通信技术有限公司
  • 2022-12-30 - 2023-04-18 - G01R31/3181
  • 本申请涉及芯片设计领域,尤其涉及一种芯片测试方法和装置。一种芯片测试方法,包括:通过第一检测程序运行测试列表中的待测实例,得到所述待测实例的标准结果;通过第二检测程序将所述待测实例传输至待测芯片,以使所述待测芯片运行所述待测实例,得到所述待测实例的实际结果;通过所述第二检测程序获取所述待测实例的所述实际结果;根据所述待测实例的所述标准结果和所述实际结果,确定所述待测芯片的测试结果。本申请通过在上位机中设置第一检测程序和第二检测程序,自动执行上位机与待测芯片间的信息交互,避免了用户手动录入待测实例的冗余操作,极大的提高了测试效率。
  • 运放测试系统管脚识别自学习方法-202211161768.8
  • 张大伟;屈粮富;姚文达 - 天津普智芯网络测控技术有限公司
  • 2022-09-20 - 2023-01-17 - G01R31/3181
  • 本发明提供运放测试系统管脚识别自学习方法,包括选取测试芯片其一管脚为当前测试管脚,其余管脚为当前待测管脚,输入第一测试指令,输出电压满足第一判定条件时,标记最低参考电位管脚和未知管脚;输入第二测试指令,输出电压满足第二判定条件时,标记电源管脚和未知管脚;依据测试芯片的管脚排布约束条件剔除管脚并得到运算放大器功能管脚;从中选两个短接,向剩余管脚输入正弦信号,当得到波形幅值相同,相位相同时,定义输入端和输出端,然后进行反向一倍放大测试过程以得到正相输入端和反相输入端对应位置。本发明通过逻辑判断就能够自动识别测试芯片各管脚功能配置定义。
  • 一种云端一体芯片测试方法、系统、终端设备及存储介质-202211080461.5
  • 范军旗;贾玉新;李其元;宋洪光 - 深圳市易星标技术有限公司
  • 2022-09-05 - 2022-11-08 - G01R31/3181
  • 本申请属于半导体技术领域,具体涉及一种云端一体芯片测试方法、系统、终端设备及存储介质,该方法包括将待测试的芯片放到芯片座上,由上位机扫描出相应的MCU主控及最小系统模块、开关阵列、芯片座及外围电路模块;利用上位机进行芯片特性参数电路和典型应用电路搭建,搭建完电路后,将电路下发映射到实际电路;测量仪器用来提供激励信号和观测结果,获取芯片的测试数据;上位机对所述测试数据进行处理,生成芯片特性参数和应用电路测试报告。可以实现对芯片一些特性参数和在应用电路中的远程测试,通过云端评测芯片特性参数,云端评测芯片在应用电路中的结果,可以进行快速芯片选型,缩短研发周期和芯片推向市场时间,降低测试成本。
  • 一种时延特性测试方法-202210590590.2
  • 胡延国;杨淏天;毕道明;齐一帆 - 中国航空工业集团公司沈阳飞机设计研究所
  • 2022-05-26 - 2022-09-09 - G01R31/3181
  • 本申请提供了一种时延特性测试方法,包括:对施加于控制系统的外部触发信号进行同步的时间测量,测量从发送触发信号于控制系统中的传感器到控制系统中的执行机构的事件链时间,并持续记录各触发信号的出现时间及事件链时间;基于测试时间数据,确定每个较小时间帧内各子任务的运行时刻及每个较大时间帧内各子任务的运行时刻;根据运行时刻,构建图形化的每小帧各子任务运行时刻图谱、每大帧各子任务运行时刻图谱,分析延迟、抖动;根据运行时刻,构建图形化和数据表格联合展示的形式图谱,分析得到每个子任务、各小帧任务及各大帧任务的最大运行时间、最小运行时间;根据测试时间数据生成的运行时刻图谱与仿真结果进行对比分析。
  • 一种有效关键面积参数向量集重排序方法及系统-202210421043.1
  • 詹文法;张鲁萍;江健生;蔡雪原;郑江云;章礼华;冯学军;余储贤;胡心怡 - 安庆师范大学
  • 2022-04-21 - 2022-08-02 - G01R31/3181
  • 本发明提供一种有效关键面积参数向量集重排序方法及系统包括:获取被测集成电路的电路描述语言,据以利用测试向量生成工具ATPG生成针对该所述被测集成电路的测试向量集;对所述被测集成电路的模拟电路进行故障注入,获取并根据当前所述模拟电路中的测试响应值判断该所述被测集成电路是否存在故障;参照所述被测集成电路的结构图,处理不同单元电路中所含晶体管的总关键面积相对于该单元电路的面积覆盖,统计所述测试向量集中的每条测试向量命中故障的次数,据以处理得到测试特征值,按照所述测试特征值排序处理所述测试向量,以重排序测试向量集,用以测试所述被测集成电路。本发明解决了集成电路测试成本高、测试效率低及测试准确率低的技术问题。
  • 一种精准检测输入信号幅度的系统-202110650686.9
  • 李旋 - 苏州瀚宸科技有限公司
  • 2021-06-10 - 2022-05-03 - G01R31/3181
  • 本发明公开了一种精准检测输入信号幅度的系统,包括:两路选择器、比较器、数字逻辑电路和寄存器、数模转换器、参考信号源;输入信号耦接所述两路选择器的第一输入端,所述参考信号源的输出端耦接所述两路选择器的第二输入端;所述两路选择器的输出端耦接所述比较器的第一输入端;所述比较器的第二输入端耦接所述数模转换器的输出端;所述数字逻辑电路和寄存器的输入端耦接所述比较器的输出端,所述数字逻辑电路和寄存器的输出端耦接所述数模转换器的输入端;所述比较器的输出端输出指示信号,用于判断输入信号幅度是否超过设定阈值。本发明能够精准检测高频输入信号幅度。
  • 基于改进的HALT试验的模拟集成电路可靠性试验方法-202210029935.7
  • 吴兆希;罗俊;谭骁洪;林震;岑政;李胜玉;余航 - 中国电子科技集团公司第二十四研究所
  • 2022-01-12 - 2022-04-19 - G01R31/3181
  • 本发明涉及一种基于改进的HALT试验的模拟集成电路可靠性试验方法,包括在常温、最低和最高工作温度对模拟集成电路样品进行电性能测试;依次使环境温度从常温开始向低温工作极限温度和高温工作极限温度步进,并进行在线测试;找到变化幅度最大的参数作为敏感参数,并找出敏感参数变化最大时对应的温度TA;在温度TA对模拟集成电路样品进行温度应力累积试验;在最低和最高工作温度之间进行温度循环试验;在常温下对模拟集成电路样品的敏感参数进行测试,并与之前的测试结果进行对比。本发明中,对传统的HALT试验技术进行改进,能够更准确、高效率地激发出模拟集成电路的潜在缺陷,为产品的设计改进提供依据,提高产品的可靠性水平。
  • 芯片性能的测评方法及装置、存储介质、计算机设备-202111462317.3
  • 雷诺;魏比莉 - 成都鲁易科技有限公司
  • 2021-12-02 - 2022-04-15 - G01R31/3181
  • 本申请公开了一种芯片性能的测评方法及装置、存储介质、计算机设备,涉及芯片测试技术领域,主要目的在于改善现有的芯片测试方式局限而导致的芯片性能测试准确性较低的问题。该方法包括:配置多种测试模式和与所述测试模式分别对应的处理模型,所述多种测试模式用于模拟芯片作业的不同场景,且所述测试模式至少包含有背景虚化、人脸识别、图片分类、自然语言问题解答和超分辨率;触发所述芯片依次调用所述处理模型在相应的测试模式下执行处理,得到多个处理结果;根据所述处理结果确定所述芯片的性能等级。主要用于芯片性能的测评。
  • MCU测试装置和电子设备-202122583939.3
  • 余锦泽 - 珠海泰芯半导体有限公司
  • 2021-10-26 - 2022-04-05 - G01R31/3181
  • 本申请实施例公开一种MCU测试装置和电子设备,涉及测试领域。MCU测试装置包括:芯片接口电路、电源电路、复位电路、时钟电路、硬件模式选择电路、串口调试接口电路、在线调试接口电路、通用外设电路、IO接口电路、测试设备接口电路、通信接口电路和电阻矩阵电路。本申请实现对不同型号的MCU进行功能测试,可以缩短项目开发周期和节省项目开发成本。
  • 一种三态输入信号的检测电路-202121145456.9
  • 张明艳;邹玉峰 - 力神(青岛)新能源有限公司
  • 2021-05-26 - 2022-03-15 - G01R31/3181
  • 本实用新型公开了一种三态输入信号的检测电路,包括输入模块,其输入端Vin连接外部电子电路的检测信号输出端,其电源输入端连接电源模块,其输出端,连接输出模块的输入端A2;使能模块的第一输入端,连接外部电子电路的检测信号输出端;使能模块的第二输入端连接电源模块;使能模块的输出端,连接输入模块的输入端A1;输出模块的输入端A2,连接输入模块的输出端;输出模块的电源输入端连接电源模块;输出模块的输出端Vo,与检测芯片的一个输入输出端口相连接。本实用新型公开的三态输入信号的检测电路,通过一个输出端口即可表征输入信号的三种状态,显著减少需要占用的检测芯片的输入输出端口数量,节约了宝贵的检测芯片硬件资源。
  • 一种具有多态输出的信号检测电路-202121145443.1
  • 张明艳 - 力神(青岛)新能源有限公司
  • 2021-05-26 - 2022-03-11 - G01R31/3181
  • 本实用新型公开了一种具有多态输出的信号检测电路,包括输入模块;输入模块的输入端Vin1,用于接收检测输入信号1;输入模块的输入端Vin2,接收检测输入信号2;输入模块的第一输出端和第二输出端,分别连接输出模块的输入端A1和输入端A2;输出模块的输入端A1连接输入模块的第一输出端,用于接收控制信号A1;输出模块的输入端A2,连接输入模块的第二输出端,用于接收控制信号A2;输出模块的电源输入端连接第二电源模块的输出端;输出模块20的输出端Vo连接检测芯片。本实用新型可通过一个输出端口具有的四种信号状态来表征两个输入信号状态,实现信号并行检测,节省了信号处理芯片的输入输出端口数量,减小了检测误差。
  • 一种基于标准输入输出验证的实时FPGA错误检测方法-202110058182.8
  • 闫允一;程首豪;高翔;宫江雷 - 西安电子科技大学
  • 2021-01-16 - 2022-03-08 - G01R31/3181
  • 本发明公开了一种基于标准输入输出验证的实时FPGA错误检测方法,其包括以下步骤:一、获取FPGA端各个检测对象模块A中交织伴随电路A`的关键数据信息;二、根据步骤一获取的数据信息计算得到交织伴随电路的处理时间信息、输入数据以及输出数据;步骤三、将步骤一和步骤二得到的数据信息分别导入协处理器端,并对FPGA端各个交织伴随电路状态进行实时监测;四、监测到错误后,依据错误检测方法统计各个交织伴随电路的错误信息并指示检测对象电路中的错误模块。本方法通过协处理器端实时监测硬件平台信息,经实验验证后,可准确检测待测模块电路中是否发生SEU效应,完全适用于FPGA设备中SEU效应的实际探测需求。
  • 一种内嵌开口环的近场探头-202121359472.8
  • 赵波;黄学军;封志明;刘顺坤;段维嘉 - 苏州泰思特电子科技有限公司;江苏省计量科学研究院(江苏省能源计量数据中心)
  • 2021-06-18 - 2022-01-11 - G01R31/3181
  • 本实用新型公开了一种内嵌开口环的近场探头,包括信号线、方环探头、开口方环、介质基板、过孔和地线,所述信号线、方环探头、开口方环设置于介质基板的上表面,所述地线设置于介质基板的下表面,而所述过孔贯穿于介质基板;所述地线包括依次连接的地线长边和地线短边,所述信号线在介质基板下表面投影与地线长边相重合;所述方环探头为开口的方形环状结构,所述方环探头的一端与信号线连接,另一端穿过过孔与地线短边连接;所述开口方环位于方环探头内,且所述方环探头开口边靠近开口方环的封闭边。本实用新型不仅提高了探头的灵敏度,而且也不会增加探头的尺寸。
  • 任意波形产生器验证平台-202111192946.9
  • 蔡水河;余承君 - 常州欣盛半导体技术股份有限公司
  • 2021-10-13 - 2021-12-31 - G01R31/3181
  • 本发明涉及测试技术领域,公开了一种任意波形产生器验证平台,用于检测一待测物,包含一主机、一任意波形产生器、一测试环境、一示波器以及一波形资料库。该任意波形产生器耦接于该主机,用来根据该主机产生的一第一控制讯号,产生多个输入波形。该测试环境耦接于该任意波形产生器,用来接收该多个输入波形。该待测物安装于该测试环境中,用来根据该多个输入波形和该主机产生的一第二控制讯号,产生多个输出波形。该示波器耦接于该测试环境和该主机,用来根据该主机产生的一第三控制讯号,测量该多个输出波形。该波形资料库耦接于该主机,用来储存该多个输出波形。本发明可以来协助IC设计商进行更准确、全面的检测及故障分析。
  • 一种轴角类芯片自动测试系统的实现方法-202110972522.8
  • 颜玲龙;李康;吴文韬;王柳;梁龙营;张明;孟猛 - 连云港杰瑞电子有限公司
  • 2021-08-23 - 2021-12-07 - G01R31/3181
  • 本发明是一种轴角类芯片自动测试系统的实现方法,于芯片自动测试领域。该方法是基于LabView平台开发的界面控制软件,配合基于Keil平台开发的嵌入式控制软件,对测试、测量用设备和仪器完成参数设置、操纵控制以及数据采集,实现计算机与主控板的通信、数据交换、指令控制,完成自动测试流程,实现对轴角类芯片电压电流,角度转换精度和积分非线性误差,速度精度和最大跟踪速度,参考信号频率,参考中心电压和直流失配,参考电压和交流失配,基准电压和基准电压抑制,以及逻辑输出高电平和低电平功能的测试。本发明方法可以有效替代芯片相应参数的人工测试,同时提高单片芯片的测试效率,提高测试数据的可靠性。
  • 一种三态输入信号的检测电路-202110579922.2
  • 张明艳;邹玉峰 - 力神动力电池系统有限公司
  • 2021-05-26 - 2021-09-07 - G01R31/3181
  • 本发明公开了一种三态输入信号的检测电路,包括输入模块,其输入端Vin连接外部电子电路的检测信号输出端,其电源输入端连接电源模块,其输出端,连接输出模块的输入端A2;使能模块的第一输入端,连接外部电子电路的检测信号输出端;使能模块的第二输入端连接电源模块;使能模块的输出端,连接输入模块的输入端A1;输出模块的输入端A2,连接输入模块的输出端;输出模块的电源输入端连接电源模块;输出模块的输出端Vo,与检测芯片的一个输入输出端口相连接。本发明公开的三态输入信号的检测电路,通过一个输出端口即可表征输入信号的三种状态,显著减少需要占用的检测芯片的输入输出端口数量,节约了宝贵的检测芯片硬件资源。
  • 一种具有多态输出的信号检测电路-202110579941.5
  • 张明艳 - 力神动力电池系统有限公司
  • 2021-05-26 - 2021-09-07 - G01R31/3181
  • 本发明公开了一种具有多态输出的信号检测电路,包括输入模块;输入模块的输入端Vin1,用于接收检测输入信号1;输入模块的输入端Vin2,接收检测输入信号2;输入模块的第一输出端和第二输出端,分别连接输出模块的输入端A1和输入端A2;输出模块的输入端A1连接输入模块的第一输出端,用于接收控制信号A1;输出模块的输入端A2,连接输入模块的第二输出端,用于接收控制信号A2;输出模块的电源输入端连接第二电源模块的输出端;输出模块20的输出端Vo连接检测芯片。本发明可以通过一个输出端口具有的四种信号状态来表征两个输入信号状态,实现了信号并行检测,节省了信号处理芯片的输入输出端口数量,减小了检测误差。
  • 一种用于多路信号采集电路的诊断电路-201810035694.0
  • 江竹轩;徐士斌;董良健;庞欣然 - 浙江中控技术股份有限公司
  • 2018-01-15 - 2021-02-02 - G01R31/3181
  • 本发明公开一种用于多路信号采集电路的诊断电路,该诊断电路包括待测多路选择器和诊断用多路选择器,并且待测多路选择器的各个输入通道分别与诊断用多路选择器的各个输入通道相连。通过模数转换器将诊断数字电压信号转换为诊断模拟电压信号发送给诊断用多路信号选择器的公共端,通过诊断待测多路选择器的公共端的电压采样信号,判断待测多路选择器是否正常。也就是说,本实施例提供的用于多路信号采集电路的诊断电路,可以诊断多路信号采集电路中多路选择器失效。从而避免了当多路选择器在使用过程中失效时,多路信号采集电路并不能自主诊断出多路选择器失效,从而导致多路信号采集电路可能长时间内输出错误的采集信号的问题。
  • 一种兼容性开发板-202020081737.1
  • 邱新君;周家雄;肖丹;周伟;金曼 - 武汉欣华隆科技有限公司
  • 2020-01-15 - 2021-01-15 - G01R31/3181
  • 本实用新型公开了一种兼容性开发板,所述兼容性开发板包括主板、子板一、子板二,所述主板包括:电源模块:与插座模块连接,为其正常工作提供相应电压;插座模块:与插座模块连接,用于连接子板一和子板二和信号测试;下载模块:与插座模块连接,能够对子板一和子板二中比特流文件进行下载;复位模块:与插座模块连接,用于将输入电平进行复位。本实用新型中,通过主板、子板一、子板二的设置,将开发板的下载模块、电源模块等基本电路模块与FPGA芯片一、FPGA芯片二电路模块实现分离,通过插座模块又实现连接,既可对FPGA芯片一进行测试评估,又能对FPGA芯片二测试评估,提高了开发的兼容性。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top