[发明专利]时钟产生电路及产生方法有效

专利信息
申请号: 03131374.4 申请日: 2003-05-14
公开(公告)号: CN1549450A 公开(公告)日: 2004-11-24
发明(设计)人: 李允国 申请(专利权)人: 旺玖科技股份有限公司
主分类号: H03L7/00 分类号: H03L7/00
代理公司: 北京集佳知识产权代理有限公司 代理人: 王学强
地址: 台湾省台北市*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种时钟产生电路及产生方法,是先行计算输出时钟与系统时钟的频率比值大小为第一设定值除以第二设定值,再应用一个缓存器来储存一个资料值,并应用第一加法器来求取资料值与第一设定值的和,以产生第一结果值;应用第二加法器来求取第一结果值与第二设定值的和,以产生第二结果值;应用第一比较器,来比较第一结果值与一个参考值,以产生输出时钟;以及应用多任务器,以根据输出时钟的准位,来自第一结果值与第二结果值中,选择下一个系统时钟触发时应暂存的资料值,故可弹性地设定产生的输出时钟的频率,而无须重新设计电路。
搜索关键词: 时钟 产生 电路 方法
【主权项】:
1.一种时钟产生电路,适用于自一个系统时钟产生一个第一输出时钟,该第一输出时钟与该系统时钟的频率比值大小为一个第一设定值除以一个第二设定值,其特征在于该时钟产生电路包括:一个缓存器,用以根据该系统时钟的触发来暂存一个资料值;一个第一加法器,耦接该缓存器,用以接收该资料值,并求取该资料值与该第一设定值的和,以输出一个第一结果值;一个第一比较器,耦接该第一加法器,用以将该第一结果值与一个参考值比较,以产生该第一输出时钟;一个第二加法器,耦接该第一加法器,用以接收该第一结果值,并求取该第一结果值与该第二设定值的和,以输出一个第二结果值;以及一个多任务器,耦接该第一加法器、该第二加法器、该第一比较器及该缓存器,用以根据该第一输出时钟的准位,以自该第一结果值与该第二结果值中,选择下一个该系统时钟触发时,该缓存器应暂存的该资料值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于旺玖科技股份有限公司,未经旺玖科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/03131374.4/,转载请声明来源钻瓜专利网。

同类专利
  • 一种震荡频率的自适应追频方法及超声波雾化器-202110156019.5
  • 陈春森;黄冬骅 - 厦门骏微电子科技有限公司
  • 2021-02-04 - 2023-10-17 - H03L7/00
  • 本发明提供了一种震荡频率的自适应追频方法及超声波雾化器,通过采集同一频率下,震荡片的工作电流低于谷电流门限的次数与高于峰电流门限的次数之差,绝对值越小,说震荡片的工作电流的高电平与低电平的脉宽最接近,在该频率下,震荡片的振幅最大最平稳,该频率为震荡片的最佳谐振频率。此种追频方法,避免了突然大电流的干扰,同时,此种追频方法对设备的精度要求较低。采用这种自适应追频方法的雾化器,使得雾化震荡片一直工作在最佳谐振频率下,从而达到雾化效果最大化。
  • 异步采样架构及芯片-201980002046.8
  • 王文祺;王欣民;刘如杰 - 深圳市汇顶科技股份有限公司
  • 2019-09-03 - 2023-10-10 - H03L7/00
  • 本申请公开了一种异步采样架构(100)及芯片,所述异步采样架构用来从所述对端接收第一输入数据串,所述异步采样架构包括:第一寄存器(102),用来缓存所述第一输入数据串,其中所述第一输入数据串(d1)是依据所述对端的对端时钟被写入所述第一寄存器;以及门控时钟产生单元(106),用来产生门控时钟(CLK_G),所述门控时钟的频率和所述对端时钟的频率相同,且所述第一输入数据串依据所述门控时钟从所述第一寄存器被读出为第一输出数据串(d1ff)。
  • 一种相位自适应调节电路及时频设备-202310330119.4
  • 邓意峰;曾迎春;朱敏;简和兵;温学斌;严波;杨彩芳 - 成都金诺信高科技有限公司
  • 2023-03-30 - 2023-06-30 - H03L7/00
  • 本发明公开了一种相位自适应调节电路及时频设备,属于时间统一技术领域,所述相位自适应调节电路包括耦合回检模块、时频处理模块和多个变容二极管调相模块,各个变容二极管调相模块用于与驱放链路和外部的频率接收设备连接,各个变容二极管调相模块还分别与耦合回检模块和时频处理模块连接,耦合回检模块与时频处理模块连接。本发明在不使用锁相环的基础上,实现了到达频率接收设备的各路目标频率信号之间相位一致性的提高,并兼具低相噪,此外相位补偿过程自适应,使得结合了相位自适应调节电路的时频设备具备批量可生产性。
  • 带混频器的三相/六相LO发生器-202180066438.8
  • 拉里·康奈尔;蒂莫西·麦克休;布莱恩·伊尔 - 华为技术有限公司
  • 2021-09-28 - 2023-06-06 - H03L7/00
  • 本发明描述了用于在RF发射机和接收机中实现的电路。在一种实现方式中,所述电路可以包括时钟信号发生器、逻辑门控制信号发生器、基带信号处理器、耦合到所述基带信号处理器和多个逻辑门的混频器,以及以通信方式耦合到所述时钟信号发生器和所述混频器的控制器。所述控制器用于在第一模式和第二模式之间切换,其中,在所述第一模式下,所述控制器用于控制所述时钟信号发生器将时钟频率设置为值c1,在所述第二模式下,所述控制器用于控制所述时钟信号发生器将时钟频率设置为值c2,其中,c2与c1不同。
  • 相位补偿电路-202211448201.9
  • 董育其;朱冬冬;陈松松;葛茂川 - 南京博海微系统有限公司
  • 2022-11-18 - 2023-06-06 - H03L7/00
  • 本申请公开了一种相位补偿电路。包括:鉴相比较电路、数字转换电路和反馈接收电路;所述鉴相比较电路与所述数字转换电路连接,所述鉴相比较电路将基准路射频信号,以及支路射频信号进行耦合,将所述基准路耦合射频信号功分为多路基准路耦合支路射频信号,完成所述基准路耦合支路射频信号与所述支路耦合射频信号的相位比较,获取电压值;所述数字转换电路与所述反馈接收电路连接,将所述电压值进行模数转换,将数字信号与存储的编码指令比较,向所述反馈接收电路输出移相指令;所述反馈接收电路根据移相指令开始移相操作。本申请能够自行进行数据采集、分析、处理并反馈至移相器,移相工作可自行调整校准,保持相位差值控制在设定精度范围内。
  • 一种扫频信号调节装置及方法-202211734926.4
  • 范蓓 - 中科酷原科技(武汉)有限公司
  • 2022-12-30 - 2023-04-25 - H03L7/00
  • 本发明提供了一种扫频信号调节装置及方法,该装置包括:频率控制单元,所述频率控制单元用于根据输入电压调节所述频率控制单元的输出频率;频率比较单元,所述频率比较单元与所述频率控制单元相连接,所述频率比较单元用于根据基准频率和所述输出频率的差值输出电压调节信号;电压调节单元,所述电压调节单元与所述频率控制单元和所述频率比较单元相连接,所述电压调节单元用于基于所述电压调节信号调节所述频率控制单元的输入电压,以使所述频率控制单元的输出频率连续改变至所述基准频率。可以实现输出频率的自动连续调节,提高扫频信号调节装置的集成程度,降低调节难度。
  • 一种相位可调的驱动信号产生系统及方法-202211141749.9
  • 唐瑞;叶大均;程亚宇;肖华;田欢;杨天新 - 深圳贝特莱电子科技股份有限公司
  • 2022-09-20 - 2023-04-04 - H03L7/00
  • 本发明公开了一种相位可调的驱动信号产生系统及方法,涉及数模混合电路技术领域,解决了现有技术中存在的驱动信号产生电路成本高、精度低且输出的驱动信号相位不可调的技术问题。该系统包括时序逻辑电路;所述时序逻辑电路包括时序控制模块、电流源开关控制逻辑模块和电流源开关阵列;所述电流源开关控制逻辑模块一端连接所述时序控制模块,另一端连接所述电流源开关阵列;所述电流源开关阵列包括电流源单元和开关单元;所述电流源单元与所述开关单元相连接。本发明用于产生一种相位可调、成本低廉的高精度驱动信号。
  • 具有瞬态供电电压辅助模式切换的多核心振荡器-202211054675.5
  • 王洪瑞;A·科米贾尼 - 苹果公司
  • 2022-08-31 - 2023-03-24 - H03L7/00
  • 本公开涉及具有瞬态供电电压辅助模式切换的多核心振荡器。为了防止电压控制振荡(VCO)电路的不期望操作模式支配期望操作模式(例如,同相操作模式或异相操作模式),当切换到新模式时,可向该VCO电路提供供电复位和斜坡脉冲,使得该VCO电路的供电电压被复位(例如,设置为0V或另一参考电压),并且在一段持续时间内逐渐增加或斜升回到稳态电压(例如,用于维持模式)。附加地或另选地,切换控制自举脉冲可被提供给该VCO电路,该切换控制自举脉冲被自举以(例如,瞬时地或并发地被施加)将该VCO电路切换到该新模式。在一段时间持续之后,该VCO电路可切换回稳态电压(例如,用于维持该新模式)。
  • 分数时钟发生器-201880070543.7
  • D·贾殷;M·F·迪特尔 - 德州仪器公司
  • 2018-10-31 - 2023-03-24 - H03L7/00
  • 一种分数时钟发生器(104)包含全象限模拟内插器(206)。具有最小抖动的正交时钟信号(204)提供到所述全象限模拟内插器(206)。所述全象限模拟内插器(206)基于数字输入值使用一系列开关和电流源来产生差分输出信号,从而允许对所述全象限模拟内插器(206)产生的延迟进行数字控制。所述全象限模拟内插器(206)的所述差分输出提供到多级比较器(208)。所述多级比较器(208)的输出提供到整数分频器(210)以提供最终输出时钟。数字控制部分(212)利用ΣΔ调制器(214)和求和器(216)来利用输入N.α控制输入,所述N.α控制输入提供期望的分数分频量,以向相位累加器(218)提供信号。所述相位累加器(218)的输出是所述全象限模拟内插器(206)的数字控制值或β值。
  • 一种基于不同频率点的介质谐振振荡器点频倍频源装置-202222669103.X
  • 姚常飞;张炎;凌清岚;刘甲俊;林昊 - 南京信息工程大学
  • 2022-10-11 - 2023-03-17 - H03L7/00
  • 本实用新型公开了一种基于不同频率点的介质谐振振荡器点频倍频源装置,包括金属腔体,所述金属腔体正下方设置有介质谐振振荡器,所述介质谐振振荡器一端通过穿心电容与pcb板电源相连,另一端连接腔体表面的第一倍频器的输入端,所述第一倍频器的输出端连接第一滤波器的输入端,第一滤波器的输出端连接第二倍频器的输入端,第二倍频器的输出端通过微带‑波导过渡电路与第二滤波器的输入端相连,第二滤波器的输出端输出信号;本实用新型利用介质谐振振荡器结合倍频滤波技术,解决了用户对所需频率不是参考频率的整数倍的频率源的需求;变换倍频器和滤波器所使用的芯片即可实现不同频率点的点频倍频源,采用一种结构就能满足用户对多种频率点的需求。
  • 一种声学释放器鉴频电路-202211401395.7
  • 秦广;张祥向;于世伟;崔波 - 青岛泰戈菲斯海洋装备股份公司
  • 2022-11-09 - 2023-03-03 - H03L7/00
  • 本发明涉及水下通讯技术领域,具体说是一种声学释放器鉴频电路。它包括选频滤波单元、陷波单元、第一包络单元、第二包络单元和判决单元。选频滤波单元与第一包络单元适配连接,陷波单元与第二包络单元适配连接,第一包络单元和第二包络单元均与所述判决单元适配连接。其特点是所述选频滤波单元的鉴频频率由电位器配合电容获得,以便精确匹配8KHz~16KHz,频率步进为0.25KHz的任意一个频点的频率。该鉴频电路的成本低,零部件的生产难度小,鉴频中心频率不会随时间和温度漂移。
  • 晶振调节方法及装置、可读存储介质-202211406952.4
  • 李厚振;郑丞弼 - 晟合微电子(肇庆)有限公司
  • 2022-11-10 - 2023-01-31 - H03L7/00
  • 本申请提出了一种晶振调节方法及装置、可读存储介质。该晶振调节方法包括:S1、测量得到晶振的当前频率;S2、判断当前频率与晶振的目标频率的差值是否位于预设阈值内;若是,则将当前对应的寄存器值作为目标寄存器值;若否,则通过调整寄存器值来改变晶振的当前频率,并重复执行S1和S2,直至当前频率与目标频率的差值位于预设阈值内。本申请可以使得调整效果准确适应实际场景所需,并有利于减少晶振调整时长。
  • 一种低杂散DDS扩频装置及方法-202211120866.7
  • 吴穹;张文峰;刘武广;陈昌锐;陈睿;王枫;王燕;邱一峰 - 中国电子科技集团公司第二十九研究所
  • 2022-09-15 - 2022-12-20 - H03L7/00
  • 本发明提供了一种低杂散DDS扩频装置及方法,包括:频率发生器、M路功分器、DDS电路、M‑1个混频分频电路、混频电路,频率发生器输出端与M路功分器连接,M路功分器的M路输出端分别和M‑1级混频分频电路、混频电路的LO输入端连接,DDS电路的输出端连接至第一级混频分频电路的IF输入端,每一级混频分频电路的输出端依次连接到下一级混频分频电路的IF输入端,第M‑1级混频分频电路的输出端接至混频电路的IF输入端,混频电路输出端输出最终的扩频输出信号。本发明能够将DDS频率扩展到更高频段,同时利用分频器的特性优化DDS杂散,使扩展后的DDS电路具有高频段、低杂散同时兼具固有的细布进、捷变频等优点。
  • 一种自动电平控制的捷变频率源-202211135612.2
  • 卜景鹏;官国阳;王鑫涛;严方勇 - 广东圣大通信有限公司
  • 2022-09-19 - 2022-12-13 - H03L7/00
  • 本发明提供一种自动电平控制的捷变频率源,包括自动电平控制模块,所述自动电平控制模块包括可调衰减器和对所述可调衰减器的衰减进行设置的控制电路;所述可调衰减器设置在频率信号经功率放大器放大后形成的频率源输出信号的射频通路中;控制电路包括定向耦合器、检波器、比较器、MCU;射频通路中的输出信号由定向耦合器引出到检波器转换成电压信号;在MCU的控制下,电压信号在比较器中与MCU设定的参考信号比较,从而生成控制信号控制所述的可调衰减器衰减量。本发明在捷变频率源中加入自动电平控制模块,使捷变频率源输出增益稳定,满足在射频仪器、雷达和卫星通信等应用领域对输入频率信号增益稳定的要求。
  • 解调开关信号的相位自动对齐方法-202211169409.7
  • 薛科;于涛;汪龙祺;王智;隋延林;陈泳锟;陈禹竺;刘鑫 - 中国科学院长春光学精密机械与物理研究所
  • 2022-09-22 - 2022-11-29 - H03L7/00
  • 本发明提供一种解调开关信号的相位自动对齐方法,具体应用在电容传感电路中,包括如下步骤:S1、进行系统装配,将AD1和AD2接入电路;S2、设置初始的前进步伐△v0和相位移动步长△x0并移动相位;S3、对AD1采集的数据进行累加求和;S4、计算前进步伐△vt和移动步长△xt,并进行相位对齐;S5、依据累加和的增长率判断相位对齐情况;S6、通过AD2实时监测依据波形的相位偏差,判断相位对齐情况,并判断是否再次进行相位对齐。本发明通过动量梯度下降法将解调开关信号与被解调信号进行相位对齐,相位对齐精度高、去除噪声效果好、信噪比提升大、电容传感的精度高;实时检测保证了系统的稳定性和自动化;本发明可广泛应用于航天领域中电容传感解调电路的相位自动对齐。
  • 一种多相时钟产生电路及方法-202210848272.1
  • 严波;许强;王悦 - 普源精电科技股份有限公司
  • 2022-07-19 - 2022-11-04 - H03L7/00
  • 本申请公开了一种多相时钟产生电路及方法,属于信号处理技术领域,用以解决现有的多相时钟产生电路结构复杂、功耗高的问题。所述电路包括:分频模块,所述分频模块的信号输入端接收连接时钟源信号,用于对所述时钟源信号进行二分频,产生彼此相交的第一参考时钟信号和第二参考时钟信号;多相时钟产生模块,所述多相时钟产生模块与所述分频模块的输出端连接,用于接收所述第一参考时钟信号和所述第二参考时钟信号,输出具有预定相位差关系的四相时钟信号。
  • 一种提高100MHz恒温晶振的1秒稳定度的电路-202221594527.8
  • 罗毕锋;罗毕锟 - 罗毕锋
  • 2022-06-24 - 2022-09-23 - H03L7/00
  • 本实用新型公开了一种提高100MHz恒温晶振的1秒稳定度的电路,属于晶振电路领域。所述提高100MHz恒温晶振的1秒稳定度的电路用于与100MHz恒温晶振连接,所述电路包括10MHz恒温晶振和锁相环路,所述10MHz恒温晶振的输出端与所述锁相环路的输入端连接,所述锁相环路的输出端用于与所述100MHz恒温晶振的控制端连接,所述10MHz恒温晶振的1秒稳定度低于3E‑12。本实用新型最高可将传统100MHz恒温晶振的1秒稳定度提升至1E‑12水平。
  • 一种频率源动态控制方法、控制装置及系统-202210407356.1
  • 蒲朝斌;张正国;徐伟;黄喜恒 - 成都市克莱微波科技有限公司
  • 2022-04-19 - 2022-08-26 - H03L7/00
  • 本发明公开一种频率源动态控制方法、控制装置及系统,包括如下步骤:对主频率源与备用频率源分别进行合格性检测,主频率源的频点为主频点,对主频率源与备用频率源进行主频点对正,对正完成后的,对主频率源与备用频率源进行主频点一致性检测与调试,调试完成后备用频率源进行休眠,启动主频率进行工作,主频率源发生故障时,备用频率源根据对正的主频点代替主频率源进行工作;若主频率源未发生故障,则关闭主频率源,通过将备用频率源从休眠状态唤醒,待干扰消除后,主频率源继续工作,在设定的时长内未接收新的工作,则主频率源进入待机状态。通过本发明,可以实现在不同的环境下,对频率源进行动态控制,确保雷达工作正常。
  • 实时时钟的校准方法、实时时钟的校准电路及芯片-202210267698.8
  • 胡运权;李轩 - 武汉杰开科技有限公司
  • 2022-03-17 - 2022-07-15 - H03L7/00
  • 本申请公开了一种实时时钟的校准方法、实时时钟的校准电路及芯片,其中,该实时时钟的校准方法包括:捕获时钟电路在预设时长内获取第一信号周期数个实时时钟电路信号,计数器在所述预设时长内对所述捕获时钟电路的信号周期进行计数,得到第二信号周期数;其中,所述捕获时钟电路的标准信号频率大于所述实时时钟电路的标准信号频率;根据所述捕获时钟电路的标准信号频率、所述第一信号周期数和所述第二信号周期数,对所述实时时钟电路的标准信号频率进行校准。上述方案,能够提高实时时钟的计时精度。
  • 一种时钟频率源的自动校准装置及方法-202210283782.9
  • 张威;刘林 - 南京熊猫汉达科技有限公司
  • 2022-03-22 - 2022-06-24 - H03L7/00
  • 本发明公开了一种时钟频率源的自动校准装置及方法,所述装置包括恒温晶体振荡器、FPGA单元、DAC单元、有源滤波器和辅助电路;方法为:恒温晶体振荡器的频率输出作为FPGA单元的工作时钟;FPGA单元根据外部北斗模块的秒脉冲进行内部时钟计数和校准,然后通过SPI串行接口控制DAC单元输出模拟电压;模拟电压经过有源滤波器驱动、抑制干扰滤波,输出压控电压并作用于恒温晶体振荡器的压控调节端,实时调整恒温晶体振荡器的输出频率。本发明通过将接入的外部高精度秒脉冲和内部频率源产生的时钟比对,闭环调节内部时钟频率,使得两者频率精度逐渐逼近,实现了通信设备高精度、自动化的时钟频率源自动校准。
  • 一种毫米波捷变频率综合器-202123056952.X
  • 李浩;刘艺彩;刘洪青;丁柏园 - 南京长峰航天电子科技有限公司
  • 2021-12-07 - 2022-05-03 - H03L7/00
  • 本实用新型公开了一种毫米波捷变频率综合器,包括锁相环装置和开关混频装置,锁相环装置包括产生四个微波点频信号的微波点频锁相环和产生九个毫米波点频信号的毫米波点频锁相环;开关混频装置包括控制单元、本振电路和频综电路,控制单元包括第一射频开关、第二射频开关和第三射频开关;微波点频锁相环通过第一射频开关和频综线路连接;毫米波点频锁相环通过第二射频开关和频综电路连接,第二射频开关和频综电路间设有放大器;毫米波点频锁相环通过第三射频开关和本振电路连接;本振电路输出20GHz、22GHz、28GHz的本振信号,频综电路输出23GHz至38GHz的频综信号。本实用新型实现了合成信号频率高频带宽、捷变时间短、杂散相噪低的效果。
  • 用于计算的纳米力学网络-202080032459.3
  • M.L.鲁克斯;M.H.马蒂尼;C.W.房 - 加州理工学院
  • 2020-04-30 - 2022-03-18 - H03L7/00
  • 公开了一种纳米机电系统(NEMS)振荡器网络及其操作方法。NEMS振荡器网络包括被配置为接收一个或多个输入信号的一个或多个网络输入。NEMS振荡器网络还包括耦合到一个或多个网络输入的多个NEMS振荡器。多个NEMS振荡器中的每一个包括NEMS谐振器,并产生以特定频率和特定相位振荡的射频(RF)输出信号。NEMS振荡器网络还包括互连多个NEMS振荡器的多个连接。NEMS振荡器网络还包括耦合到多个NEMS振荡器并被配置为输出一个或多个输出信号的一个或多个网络输出。
  • 用于使用脉冲吞没技术使分频器同步的方法和装置-201680048315.0
  • C-H·王;K·V·乔汉森;J·杨;J·P·布莱克 - 高通股份有限公司
  • 2016-07-26 - 2022-01-28 - H03L7/00
  • 用于使用脉冲吞没来使不同LO路径中的分频器同步的方法和装置。一个示例装置一般地包括:第一路径,其具有被配置为从第一周期信号生成第一分频信号的第一分频器;第二路径,其具有被配置为从第二周期信号生成第二分频信号的第二分频器;相位检测器,其被配置为比较基于第一分频信号的第一感测信号的相位和基于第二分频信号的第二感测信号的相位,并且如果第一感测信号和第二感测信号异相则生成第一触发信号;以及第一脉冲抑制器,其被配置为响应于第一触发信号而将第一周期信号的脉冲抑制至少一个周期以调节第一分频信号的相位。
  • 信号调整器装置与信号调整方法-202010576556.0
  • 黄铭崇;曾怡华 - 瑞昱半导体股份有限公司
  • 2020-06-22 - 2022-01-07 - H03L7/00
  • 本公开涉及信号调整器装置与信号调整方法,信号调整器装置包含频率调整电路、滤波器电路以及功率估算电路。频率调整电路用以从信号产生器接收双频(two‑tone)信号,并根据双频信号产生第一信号,其中信号产生器为根据第一系数与第二系数产生双频信号。滤波器电路用以对第一信号进行滤波,以产生第二信号。功率估算电路用以检测第二信号中关于双频信号的互调失真信号成分的功率,并根据该功率调整第一系数与第二系数中至少一者以降低该功率。
  • 开关电源的时钟信号切换方法-201911204202.7
  • 臧晓敏;崔荣明;席鹏飞;张平 - 深圳市皓文电子有限公司
  • 2019-11-29 - 2021-11-23 - H03L7/00
  • 本发明涉及一种开关电源的时钟信号切换方法,包括如下步骤:通过外部中断信号是否出现和本地设定的计时器是否溢出,判断外同步信号的频率是否在设定的范围内,如是,使所述外同步信号作为时钟信号输入到开关电源控制芯片的时钟输入端作为时钟信号,产生开关驱动信号;否则,使所述时钟输入端连接的振荡电路产生设定频率的振荡信号作为时钟信号,产生开关驱动信号;其中,在每个开关周期重复进行上述步骤以确定提供到该框电源驱动芯片时钟输入端的时钟信号来源。实施本发明的开关电源的时钟信号切换方法,具有以下有益效果:其容错能力较强、可靠性较好、使用范围不会受到限制。
  • 一种基于无源晶振模拟有源晶振的电路-202120347438.2
  • 秦亮;冯泽东;耿标;贺羽 - 国仪石油技术(无锡)有限公司
  • 2021-02-07 - 2021-11-02 - H03L7/00
  • 本实用新型涉及晶振电路技术领域,尤其涉及一种基于无源晶振模拟有源晶振的电路,包括:无源晶振模块,用于输出波形;无缓冲反向模块,用于接收无源晶振模块输出的波形,输出单路有源波形,无缓冲反向模块输入端与无源晶振模块输出端电性连接;调波模块,用于输出可用晶振波形,调波模块输入端与无缓冲反向模块输出端电性连接。本实用新型有益效果在于:通过调波模块中的无源高通滤波器使输出波形相位和幅值可调,提高了设计电路的兼容性,使设计成本降低。
  • 一种低频时钟发生器时钟同步输出电路及电子设备-202110516441.7
  • 万中波 - 世强先进(深圳)科技股份有限公司
  • 2021-05-12 - 2021-09-03 - H03L7/00
  • 本发明涉及一种低频时钟发生器时钟同步输出电路及电子设备。该低频时钟发生器时钟同步输出电路中频率判断单元判断低频时钟发生器产生时钟信号的时钟频率是否小于预设时钟频率;若是,则相位判断单元对所有时钟信号进行延时同步,输出同步时钟信号;若否,则相位判断单元将时钟信号的相位差反馈至低频时钟发生器,低频时钟发生器根据相位差调整时钟相位,时钟相位对齐后输出同步时钟信号。本发明使用FPGA芯片的高速性能对低频时钟发生器的时钟信号进行调整,实现时钟信号的相位对其输出,提高电子设备性能。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top