[发明专利]集成电路的制造方法有效
申请号: | 201711166831.6 | 申请日: | 2017-11-21 |
公开(公告)号: | CN108962728B | 公开(公告)日: | 2022-06-10 |
发明(设计)人: | 翁明晖;吴承翰;张庆裕;林进祥 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | H01L21/027 | 分类号: | H01L21/027;G03F7/00 |
代理公司: | 隆天知识产权代理有限公司 72003 | 代理人: | 李昕巍;章侃铱 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本公开实施例提供集成电路的制造方法。此方法包含提供基底,其具有顶面和从顶面凹陷的沟槽,将敏感材料层涂布于基底的顶面上,其中敏感材料层填入沟槽中,对敏感材料层执行活化处理,使得部分的敏感材料层化学性地改变,以及对敏感材料层执行湿式化学工艺,使得敏感材料层位于沟槽之上的顶部部分被移除,其中敏感材料层的剩余部分的顶面与基底的顶面大致上共平面。该方法可以消除凹凸不平的轮廓,提供了平坦化的顶面。 | ||
搜索关键词: | 集成电路 制造 方法 | ||
【主权项】:
1.一种集成电路的制造方法,包括:提供一基底,具有一顶面和从该顶面凹陷的一沟槽;将一敏感材料层涂布于该基底的该顶面上,其中该敏感材料大致上填入该沟槽;对该敏感材料层执行一活化处理,使得部分的该敏感材料层化学性地改变;以及对该敏感材料层执行一湿式化学工艺,使得该敏感材料层在该沟槽之上的顶部部分被移除,其中该敏感材料层的剩余部分的顶面与该基底的该顶面大致上共平面。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711166831.6/,转载请声明来源钻瓜专利网。
- 上一篇:半导体结构的制作方法
- 下一篇:一种沟槽MOS场效应晶体管的制备方法
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造