[发明专利]一种图形化编解码系统及方法有效
申请号: | 201510552069.X | 申请日: | 2015-09-01 |
公开(公告)号: | CN105207677B | 公开(公告)日: | 2018-02-06 |
发明(设计)人: | 邓向涛 | 申请(专利权)人: | 上海斐讯数据通信技术有限公司 |
主分类号: | H03M7/04 | 分类号: | H03M7/04;H03M7/30 |
代理公司: | 杭州千克知识产权代理有限公司33246 | 代理人: | 周希良 |
地址: | 201616 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种图形化编解码系统及方法,所述编码方法包括将原始数据编码为二进制数据;设定雪花图形包括M个分支且左右对称,每个分支的叶子层数为N;取与叶子个数相同个数的二进制数据,并将二进制数据依次划分为N个数据串,每个数据串包含2M个数据;从雪花图形固定位置处的分支开始,按照一定顺序将第一组2M个二进制数据生成雪花图形的第一层叶子,然后按照同样方式将剩余的二进制数据依次生成雪花图形的其他层叶子,从而将二进制数据编码为雪花图形。本发明的图形化编解码系统及方法采用雪花图案作为编码和解码的中间媒介,易于理解;算法复杂度低,具有广泛的适用性。 | ||
搜索关键词: | 一种 图形 解码 系统 方法 | ||
【主权项】:
一种图形化编解码方法,其特征在于:包括编码方法和解码方法;所述编码方法包括以下步骤:步骤S11、将原始数据编码为二进制数据;步骤S12、设定雪花图形包括M个分支且左右对称,每个分支的叶子层数为N;步骤S13、取与叶子个数相同个数的二进制数据,并将二进制数据依次划分为N个数据串,每个数据串包含2M个数据;步骤S14、从雪花图形固定位置处的分支开始,按照一定顺序将第一组2M个二进制数据生成雪花图形的第一层叶子,其中0表示此处无叶子,1表示此处有叶子;步骤S15、按照步骤S14的方式,将剩余的二进制数据依次生成雪花图形的其他层叶子,从而将二进制数据编码为雪花图形;所述解码方法包括以下步骤:步骤S21、对于接收到的包含与叶子个数相同个数的二进制数据的雪花图形,从雪花图形固定位置处的分支开始按照一定顺序解析出雪花图形的第一层叶子在每一条分支上的有无情况,生成第一组2M个二进制数据,其中0表示此处无叶子,1表示此处有叶子;步骤S22、按照步骤S21的方式,由外到内逐层解析雪花图形的其它层叶子在每一条分支上的有无情况,生成N‑1个的2M个二进制数据串;步骤S23、按照生成的先后顺序,将N个的2M个二进制数据串组合为二进制数据;步骤S24、将二进制数据解码为原始数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海斐讯数据通信技术有限公司,未经上海斐讯数据通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510552069.X/,转载请声明来源钻瓜专利网。
- 上一篇:一种RS码频域快速译码方法
- 下一篇:一种减小频率源锁定时间的方法及电路
- 同类专利
- 修复多节点失效的MDS阵列码编码以及解码方法-201710156631.6
- 侯韩旭;韩永祥;周清峰 - 东莞理工学院
- 2017-03-16 - 2019-10-22 - H03M7/04
- 本发明涉及数据处理领域,其公开了一种修复多节点失效的MDS阵列码编码,其组成部分为C(k,r,p)码,通过构建一个(p‑1)*(k+r)的矩阵来存储原始信息数据块和冗余块,其中p为质数,且p大于k和r,k和r小于为小于p大于0的任意整数;k列称为信息列,其对应为k个数据块;r列为冗余列,其对应为r个冗余块,C(k,r,p)码中的加法和减法运算均为异或运算。本发明的有益效果是:能修复任意n‑k个节点失效且编解码计算复杂度较低的新Cauchy阵列码,提高了系统的容错性。通过二进制异或运算实现了新Cauchy阵列码的编解码,与CRS码相比,编解码过程的计算复杂度更低。
- 电光8-3编码器-201510305088.2
- 丁建峰;杨林;刘少卿 - 华为技术有限公司
- 2015-06-04 - 2019-10-01 - H03M7/04
- 本发明公开了一种电光8‑3编码器,包括:第一波导(110)、第二波导(120)、第三波导(130)、第四波导(140)、第一环形波导(101)、第二环形波导(102)、第三环形波导(103)、第四环形波导(104)、第五环形波导(105)、第六环形波导(106)和第七环形波导(107),各环形波导与相应波导耦合,形成微环谐振器,特定波长的光信号,在各微环谐振器中的一个微环谐振器处于谐振状态时由光输出端输出。本发明实施例可以通过电信号控制微环谐振器的谐振状态,进而控制特定波长的光信号的输出,实现电光编码功能,本发明实施例避免了使用门电路,从而易于实现大规模集成、功耗较低、体积小、延时小、速度快,能够提高器件的性能。
- 一种对闪存芯片编码的方法和装置-201711176413.5
- 丁峰;武平;任海瑞 - 北京确安科技股份有限公司
- 2017-11-22 - 2019-05-28 - H03M7/04
- 本发明提供一种对闪存芯片编码的方法和装置,通过晶圆所属的生产批次号、晶圆对应的编号、芯片在晶圆上的坐标值和对芯片进行测试时的系统时间分别转换成二进制码,拼接后形成最终编码;或者,确定晶圆所属的生产批次号对应的一个二进制编码,确定芯片对应的另一个二进制编码,且属于同一生产批次号的晶圆上每一芯片对应的二进制编码唯一,将两个二进制编码进行拼接,将拼接结果作为芯片的最终编码;从而基于产品的性质与写入编码的时间相结合进行编码或者基于产品的批次进行编码,达到了对闪存芯片不重复编码的目的。
- 一种汉字基因编、解码方法及系统-201711454177.9
- 王凤格;霍永学 - 北京华生恒业科技有限公司;北京市农林科学院
- 2017-12-28 - 2019-04-16 - H03M7/04
- 本发明公开了一种汉字基因编、解码方法及系统,所述编码方法包括如下步骤:对待编码信息根据预先建立的汉字基因编码字典库获得编码信息,形成信息体;使用定位区编码方法,于所述信息体的前后制作信息头的定位区和信息尾的定位区;于所述信息头的定位区前制作信息头的装饰区,于所述信息尾的定位区后制作信息尾的装饰区,本发明可实现将常用汉字信息存储于生物基因中,并可在基因复制中保证高容错的解码,以用于生物信息的标识、追踪,提高植物生物学信息追踪、鉴定的精准性和高效性,从而节省大量的分析、鉴定时间。
- 传输数据的方法和装置-201480078171.4
- 刘永俊 - 华为技术有限公司
- 2014-05-22 - 2019-04-12 - H03M7/04
- 本发明实施例提供了一种传输数据的方法,能够提高译码时的纠错能力,方法包括:发送端确定目标码长L和原始码长K;根据原始码长K,生成初始码组,初始码组包括2K个初始码字;根据目标码长和2K个初始码字在初始码组中的排列顺序,生成叠加码组,叠加码组包括2K个叠加码字,2K个初始码字和2K个叠加码字一一对应,并将各初始码字和所对应的叠加码字进行叠加,生成分组码集合中各分组码字,以使分组码集合中,特征码距彼此之间的差值为±1或0,特征码距是各分组码字彼此之间的码距;根据分组码集合,对原始码字进行编码处理,以从分组码集合中各分组码字中,确定与原始码字相对应的目标分组码字;向接收端发送目标分组码字。
- 一种带冗余结构的单片集成译码电路-201511025934.1
- 张禄;张燏;邢岳;郭艳玲;和斌;张跃;于江勇;闫蕊 - 北京宇翔电子有限公司
- 2015-12-31 - 2019-04-05 - H03M7/04
- 本发明公开一种带冗余结构的单片集成译码电路,包括:并联连接的第一译码器和第二译码器,作为所述译码电路的输入单元,其中第一译码器和第二译码器每个均包括M个输入端、一个使能端和2M个输出端;2M个输出单元,每个输出单元由分别来自第一译码器的一个输出端和第二译码器的一个输出端的信号驱动,其中M为自然数,且M≥2。
- 一种面向三维集成电路中TSV的抗串扰编码方法-201510561100.6
- 王琴;龙先杰;蒋剑飞;谢憬;毛志刚 - 上海交通大学
- 2015-09-06 - 2019-01-18 - H03M7/04
- 本发明公开了一种面向三维集成电路中TSV的抗串扰编码方法,包括如下步骤:步骤一,计算当前周期信号跳转的情况;步骤二,计算阵列中每个位置的串扰电压大小;步骤三,计算阵列中每个位置的信号完整度情况;步骤四,把完整性较差的信号取反,通过本发明,可以降低串扰对信号完整性的影响。
- 位置编码的解码方法及装置-201710215046.9
- 田雪松 - 田雪松
- 2017-04-02 - 2018-10-16 - H03M7/04
- 本发明实施例涉及一种位置编码的解码方法及装置,方法包括:在具有位置编码的基底上获取位置编码图像;提取位置编码的特征信息;根据特征信息为位置编码赋予数字特征值,得到位置编码的数字特征序列;根据数字特征序列确定位置编码的位置信息;根据位置信息对位置编码对应的数据进行解码,从而得到数据对应的可视化文件。
- 基于FPGA的温度计码到二进制码的编码转换装置和方法-201510080550.3
- 王永纲;刘冲 - 中国科学技术大学
- 2015-02-12 - 2018-09-07 - H03M7/04
- 本发明实施例公开了基于FPGA芯片的温度计码到二进制码的编码转换方法和装置,本发明组合使用FPGA芯片最小资源单位中的基本查找表(LUT)逻辑资源,通过一个逐位移动的窗口将温度计码切分得到多个窗口值,并通过依序排列所述窗口值所对应的真值得到与所述温度计码对应的“one‑hot”码,从而实现“冒泡”纠错。同时,实现“one‑hot”码到二进制码的编码中,编码算法为全局逻辑“或”运算或全局逻辑“与”运算,编码算法的电路实现是通过流水线结构,组合使用FPGA基本查找表(LUT)逻辑资源来完成。本发明对提高FPGA上设计实现的数字处理系统的集成度有重要意义,具有重要的应用价值。
- 温度计译码器-201410195995.1
- 李智 - 中芯国际集成电路制造(上海)有限公司
- 2014-05-09 - 2018-06-29 - H03M7/04
- 一种温度计译码器,包括第一子译码单元、第二子译码单元以及2N‑M个控制模块。所述第一子译码单元适于将所述待译码二进制数据的最低有效位数据至第M位数据译码为2M位二进制数据;所述第二子译码单元适于将所述待译码二进制数据的第(M+1)位数据至最高有效位数据译码为2N‑M位二进制数据;每个控制模块包括2M个控制单元。本发明技术方案提供的温度计译码器电路结构简单、电路面积小、译码速度快。
- 一种图形化编解码系统及方法-201510552069.X
- 邓向涛 - 上海斐讯数据通信技术有限公司
- 2015-09-01 - 2018-02-06 - H03M7/04
- 本发明提供一种图形化编解码系统及方法,所述编码方法包括将原始数据编码为二进制数据;设定雪花图形包括M个分支且左右对称,每个分支的叶子层数为N;取与叶子个数相同个数的二进制数据,并将二进制数据依次划分为N个数据串,每个数据串包含2M个数据;从雪花图形固定位置处的分支开始,按照一定顺序将第一组2M个二进制数据生成雪花图形的第一层叶子,然后按照同样方式将剩余的二进制数据依次生成雪花图形的其他层叶子,从而将二进制数据编码为雪花图形。本发明的图形化编解码系统及方法采用雪花图案作为编码和解码的中间媒介,易于理解;算法复杂度低,具有广泛的适用性。
- 脉冲密度值信号转换电路-201720327029.X
- 夏楠 - 绍兴市上虞区幻想动力机器人科技有限公司
- 2017-03-30 - 2017-12-05 - H03M7/04
- 本实用新型公开了一种脉冲密度值信号转换电路,其包括搜寻模块和对比模块,所述搜寻模块包括低位检验模块和转换模块,低位检验模块的输入端连接计数器,输出端连接转换模块,转换模块的输出端连接对比模块的输入端,对比模块的输入端还连接脉冲密度值信号,对比模块的输出端为脉冲密度值信号转换电路的输出端。搜寻模块的功能是找到计数器i最低位的1的位置,然后将除这位外全部清零;低位检验模块检测每一位比它低的位上有没有1,转换模块将或门的输出通过非门和i输入与门得到输出o,最后通过对比模块对比得到输出信号。本方案可以使输出电压更加均匀平滑。
- 一种脉冲密度调制方法及脉冲密度值信号转换电路-201710204067.0
- 夏楠 - 绍兴市上虞区幻想动力机器人科技有限公司
- 2017-03-30 - 2017-06-13 - H03M7/04
- 本发明公开了一种脉冲密度调制方法及脉冲密度值信号转换电路,方法包括以下步骤S01、获取二进制密度值d的位数n,将计数器的位数设置为n,计数器初始值为0或1;S02、搜索最右的1获取计数器当前的值i最右的1从右往左计数所在的位数j;计数器中的数为二进制数;j的最小值为1;S03、判断对应位是否相等如果d从左往右数第j位是1,则本周期输出的信号位为1;如果d从左往右数第j位是0,则本周期输出的信号位为0;S04、计数器的值i加1,进入下一个周期,跳转到步骤S02。本方案可以使输出电压更加均匀平滑。
- 一种二进制码到温度计码的串行转换装置及转换方法-201410341283.6
- 张博;陈鑫;黄辉;周江燕;陈荣涛;张婉桥;夏欢;胡薇;陈强;段倩妮 - 南京航空航天大学
- 2014-07-17 - 2017-05-10 - H03M7/04
- 本发明公开了一种二进制码到温度计码的串行转换装置及转换方法,该转换装置的二进制码输入位数n∈{2k|k为大于等于1的整数},包含2k‑1个1位宏单元、2k‑2个位宏单元、…、20个位宏单元;本发明实现的二进制码到温度计码转换的逻辑深度为k,最大负载包含n+1个或门和n个与门。本发明通过少数位温度计码组合实现多数位温度计码转码,在版图布局时布局简单。
- 一种快速n位原码到补码的转换装置和转换方法-201410340814.X
- 张博;陈鑫;黄辉;周江燕;陈荣涛;张婉桥;夏欢;胡薇;陈强;段倩妮 - 南京航空航天大学
- 2014-07-17 - 2017-04-19 - H03M7/04
- 本发明公开了一种快速n位原码到补码的转换装置和转换方法,该转换装置分成判断电路、处理电路和符号产生电路三部分,通过判断电路产生取反判断信号,再通过处理电路转换;其实现的原码到补码转换的逻辑深度为2,最大负载为n‑1个NMOS。本发明简单易行,无需使用加法,避免大延迟产生,转换电路逻辑深度小,负载少,在版图布局时布局简单。
- 一种温度计码到n位二进制码的并行转换装置及转换方法-201410343215.3
- 张博;陈鑫;黄辉;周江燕;陈荣涛;张婉桥;夏欢;胡薇;陈强;段倩妮 - 南京航空航天大学
- 2014-07-17 - 2017-04-19 - H03M7/04
- 本发明公开了一种温度计码到n位二进制码的并行转换装置及转换方法,该转换装置包含1个n级宏单元、1个n‑1级宏单元、…、1个2级宏单元。应用该转换装置实现的温度计码到n位二进制码转换的逻辑深度为1,最大负载为n‑1个NMOS。同时,本发明公开了一种并行温度计码到n位二进制码转换的方法,该方法选取与相应二进制位变化相关的温度计码实现转码;本发明在版图布局时所需MOS管数很少,布局简单。
- 超多输入编码器-201310487260.1
- 颜福才;吴昊;张碧清 - 成都西科微波通讯有限公司
- 2013-10-17 - 2016-11-23 - H03M7/04
- 本发明公开了一种超多输入编码器,包括n级编码处理矩阵,第i级编码处理矩阵数量为ki个,第i级第j个编码处理矩阵命名为Mij,j的取值范围为1至ki;编码处理矩阵Mij的矩阵行信号线数量为,矩阵列信号线数量为,编码处理矩阵Mij包括个编码输入电路,还包括X个通用编码电路,X为自然数;编码输入信号数量N为2的自然数次幂;编码输入信号与第一级编码处理矩阵相连;第一级编码处理矩阵至第n级编码处理矩阵依次相连,所述超多输入编码器还设置有停止因数s。本发明的超多输入编码器具有如下优点:减少了编码器输出引脚的数量;使得本超多输入编码器的集成度更高;使得本超多输入编码器工程实践可行性强、编码器延时小、可以处理超多编码输入信号和功耗低。
- 一种带冗余结构的单片集成译码电路-201521130370.3
- 张禄;张燏;邢岳;郭艳玲;和斌;张跃;于江勇;闫蕊 - 北京宇翔电子有限公司
- 2015-12-31 - 2016-07-20 - H03M7/04
- 本实用新型公开一种带冗余结构的单片集成译码电路,包括:并联连接的第一译码器和第二译码器,作为所述译码电路的输入单元,其中第一译码器和第二译码器每个均包括M个输入端、一个使能端和2M个输出端;2M个输出单元,每个输出单元由分别来自第一译码器的一个输出端和第二译码器的一个输出端的信号驱动,其中M为自然数,且M≥2。
- 串行通信协议控制器及字符重对齐电路、8b10b解码器-201410712272.4
- 刘奇浩;孙晓宁;刘大铕;王运哲;赵阳 - 山东华芯半导体有限公司
- 2014-12-01 - 2015-02-04 - H03M7/04
- 本发明公开了一种串行通信协议接口控制器,接收端设有字符重对齐电路和8b/10b解码器,所述字符重对齐电路设置在现有串并转换电路之后,对接收自串并转换电路的数据进行边界调整,为8b/10b解码器提供对齐后的并行输入信号。字符重对齐电路包括寄存单元、头字符检测单元和边界调整单元,所述寄存单元包括寄存单元D1和寄存单元D2,分别存储串并转换电路t+1时刻、t时刻数据,所述头字符检测单元对寄存单元D1、D2中的数据进行头字符检测,所述边界调整单元根据头字符检测单元检测结果从寄存单元D1、D2中选择待解码数据至8b/10b解码器;本发明还公开了一种字符重对齐电路和8b/10b解码器。本发明能解决串行通信协议控制器接收端字符边界检测问题和8b10b解码器工作频率问题。
- 一种温度计码到n位二进制码的转换装置及转换方法-201410235596.3
- 张博;陈鑫;黄辉;周江燕;段倩妮;陈荣涛;胡薇;夏欢;张婉桥;陈强 - 南京航空航天大学
- 2014-05-29 - 2014-09-03 - H03M7/04
- 本发明公开了一种温度计码到n位二进制码的转换装置及转换方法,该转换装置包含2n-2个1位宏单元、2n-3个2位宏单元、…、20个n-1位宏单元,利用温度计码作为转换装置中不同宏单元的控制信号,分级转换。本发明实现的温度计码到n位二进制码转换的逻辑深度为n-1,最大负载为n-1。本发明公开的转换方法简单易行,转换电路逻辑深度小,负载少,在版图布局时布局简单。
- 用于二进制和非二进制双解码处理的系统和方法-201310130775.6
- 张帆;王昌立;夏海涛;杨少华 - LSI公司
- 2013-04-16 - 2013-12-04 - H03M7/04
- 公开了用于二进制和非二进制双解码处理的系统和方法。本发明涉及向正在处理的数据集应用两种或更多种数据解码算法的系统和方法。
- 基于SET/MOS混合结构的8-3编码器-201220001490.3
- 魏榕山;陈锦锋;陈寿昌;何明华 - 福州大学
- 2012-01-05 - 2012-09-12 - H03M7/04
- 本实用新型涉及集成电路技术领域,特别是一种基于SET/MOS混合结构的8-3编码器,包括第一至八信号源以及第一、二、三四输入的SET/MOS混合电路;仅用了3个PMOS管,3个NMOS管和3个SET,HSPICE的仿真结果表明该编码器具有较低的功耗,整个电路的功耗仅为29.4nW,输入输出电压间具有较好的兼容性,输出电压具有较大的摆幅(0.67V)。与由CMOS器件设计的8-3编码器相比,电路功耗明显下降,管子数目大大减少,电路结构得到了进一步的简化,有利于降低电路功耗,节省芯片面积,提高电路的集成度,有望应用于将来的低功耗、高性能的超大规模集成电路中。
- 基于SET/MOS混合结构的8-3编码器-201210001149.2
- 魏榕山;陈锦锋;陈寿昌;何明华 - 福州大学
- 2012-01-05 - 2012-07-11 - H03M7/04
- 本发明涉及集成电路技术领域,特别是一种基于SET/MOS混合结构的8-3编码器,包括第一至八信号源以及第一、二、三四输入的SET/MOS混合电路;仅用了3个PMOS管,3个NMOS管和3个SET,HSPICE的仿真结果表明该编码器具有较低的功耗,整个电路的功耗仅为29.4nW,输入输出电压间具有较好的兼容性,输出电压具有较大的摆幅(0.67V)。与由CMOS器件设计的8-3编码器相比,电路功耗明显下降,管子数目大大减少,电路结构得到了进一步的简化,有利于降低电路功耗,节省芯片面积,提高电路的集成度,有望应用于将来的低功耗、高性能的超大规模集成电路中。
- 序列转变位置的判断方法及其装置-201010249815.5
- 叶柏麟;林建兴;叶瑞骅;洪绍评;张志田 - 晨星软件研发(深圳)有限公司;晨星半导体股份有限公司
- 2010-08-03 - 2011-08-03 - H03M7/04
- 本发明公开了一种序列的转变位置的判断方法及其装置,其可以应用于解码器。此判断方法,用以判断一具有N位数的序列的一转变位置,其中该序列由一第一值及一第二值所构成,N为正整数。该判断方法包括:判断该序列中连续出现该第一值的位置,以决定一第一区间;判断该序列中连续出现该第二值的位置,以决定一第二区间;以及判断该第一区间及该第二区间中区间长度较长者,当该第一区间的区间长度较长时,决定该第一区间与该第二值相邻处为该转变位置;当该第二区间的区间长度较长时,决定该第二区间与该第一值相邻处为该转变位置。
- 专利分类