专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果198个,建议您升级VIP下载更多相关专利
  • [实用新型]一种关于深亚微米数字后端电源网络的布局结构-CN202320258238.9有效
  • 曲大超;王潘丰;王海力 - 京微齐力(北京)科技股份有限公司
  • 2023-02-20 - 2023-10-24 - H01L27/02
  • 本申请涉及成电路技术领域,具体涉及一种关于深亚微米数字后端电源网络的布局结构,包括:芯片本体;以及金属层,金属层设置有M层,M层金属层分为第一金属层至第M层金属层,第一金属层至第M层金属层由下至上依次叠设在芯片本体上,每层金属层上设置有N个呈平行排布的金属线,且相邻的两层金属层上的金属线呈纵横垂直设置,相邻的两层金属线在两者的纵横相交的节点处通过通孔连接;其中,将第一金属层上的金属线作为单独的followpin,用以解放第二金属层上金属线的绕线压力。本申请能够在不影响芯片电源供电网络的利用率的基础上,通过改变powerplan的金属层次布局,来解决底层绕线资源紧张模块的绕线压力,并且最大限度减少IR drop的影响。
  • 一种关于微米数字后端电源网络布局结构
  • [发明专利]一种硬件描述语言代码自动补全方法-CN202310564992.X在审
  • 刘建洋;朱维良;王海力 - 京微齐力(北京)科技股份有限公司
  • 2023-05-18 - 2023-10-20 - G06F30/34
  • 本发明涉及一种硬件描述语言代码自动补全方法,所述方法包括:获取work库中各模块module的完整信息,将获取的各module的完整信息存储在模块存储文件中;跟踪到用户在Verilog代码的module语句部分输入被例化的module的名称,读取模块存储文件中,与该被例化的module的名称相同的module的完整信息;依据读取的module的完整信息补全被例化的module的代码;或者,获取work库中每个VHDL文件的实体entity的完整信息,将获取的各entity的完整信息存储在模块存储文件中;跟踪到用户在VHDL文件结构体architecture输入被例化元件component的名称,读取模块存储文件中,与该被例化的component名称相同的entity的完整信息;依据读取的entity的完整信息补全被例化的component的代码。本发明的方法,提高了Verilog/VHDL代码的编写效率。
  • 一种硬件描述语言代码自动方法
  • [实用新型]一种壁挂式监控室显示屏-CN202320013845.9有效
  • 王海力;潘朝鑫;毛希明;程然 - 里德通信科技(重庆)有限公司
  • 2023-01-03 - 2023-10-13 - F16M13/02
  • 本实用新型公开了一种壁挂式监控室显示屏,包括安装架,所述安装组件两端均固定安装有安装件,本实用新型具备安装组件两端均固定安装有安装件,从而通过安装件把安装组件固定安装在墙上,通过安装组件,可以带动连接板进行上下移动,从而达到了可以调整高度的效果,由于安装板一侧两端均转动安装有电动推杆,电动推杆一端固定安装于连接板一侧,使得通过电动推杆,可以使安装板进行角度调整的效果,由于安装架内固定安装有显示屏本体,连接座一侧可拆卸安装安装板,安装板一侧固定安装有固定组件,从而把显示屏本体固定在安装架内,通过连接座和固定组件的配合,达到了方便安装的优点。
  • 一种壁挂式监控显示屏
  • [发明专利]efuse的编程控制方法及efuse控制器-CN202310735646.3在审
  • 李全磊;王潘丰;王海力 - 京微齐力(北京)科技股份有限公司
  • 2023-06-20 - 2023-10-03 - G11C17/18
  • 本申请提供了一种efuse的编程控制方法及efuse控制器,涉及集成电路技术领域。该方法包括:读取efuse中的信息,信息包括数据锁存字段的数值、第一efuse数据和第一循环冗余校验(Cyclic Redundancy Check,CRC)参考值,数据锁存字段的数值用于指示efuse中是否存在需要编程的比特位;在数据锁存字段的数值为有效值的情况下,根据第一efuse数据,确定第一CRC实际值;在第一CRC参考值与第一CRC实际值一致的情况下,通过第一efuse数据配置芯片。如此,能够保证efuse中的数据是正确的,避免芯片的功能错误,保证芯片的稳定性。
  • efuse编程控制方法控制器
  • [实用新型]一种脱硫浆液除灰渣搅拌机构及监测装置-CN202223481150.8有效
  • 王海力 - 华能淮阴第二发电有限公司
  • 2022-12-26 - 2023-09-26 - B01F27/90
  • 本实用新型公开了一种脱硫浆液除灰渣搅拌机构,包括,处理筒部件,包括处理筒、设置在处理筒外壁上侧的进料口,以及设置在处理筒内部的缓冲组件,其中,所述处理筒外壁的下侧设置有卸料板组件,所述缓冲组件包括设置在处理筒内侧上下两端之间的转轴、设置在转轴外壁上侧的伸缩座、设置在伸缩座内部活动连接的伸缩杆、设置在伸缩杆远离伸缩座一端的弧板以及设置在弧板与转轴之间的压缩弹簧,通过搅拌叶设置成中空的结构设计,方便水流相互连通,并且借助层层过滤板的过滤影响,使得浆液中含有细小颗粒的杂质分离出来,从而有效对浆液进行更加细腻化的处理。
  • 一种脱硫浆液搅拌机构监测装置
  • [发明专利]一种串并转换电路及方法-CN202310735639.3在审
  • 贺轶楠;薛庆华;王海力 - 京微齐力(北京)科技股份有限公司
  • 2023-06-20 - 2023-09-12 - H03M9/00
  • 一种串并转换电路,包括:数据移位单元,用于对所述串行数据进行移位,得到N个bit的数据;数据缓存单元,用于对每个bit的数据进行缓存;数据采样单元,用于产生采样加载信号;其中,当所述采样加载信号有效时,所述数据缓存单元以并行方式输出缓存的N个bit数据;采样控制单元,包括:数据比较单元,用于从所述数据缓存单元的输入端接收所述N个bit的数据,并对所述N个bit的数据与参考数据进行逐位比较;当每个bit的数据与所述参考数据的每一位数据均对应相同时,使得所述数据采样单元输出有效的采样加载信号;所述参考数据为所述串行数据的前N位数据。可以自动识别串行数据到达最后一个触发器,以控制释放采样加载信号,节约了人为调试的时间。
  • 一种转换电路方法
  • [发明专利]一种FPGA配置存储器以及FPGA芯片-CN202310704570.8在审
  • 杨献;薛庆华;王海力 - 京微齐力(北京)科技股份有限公司
  • 2023-06-14 - 2023-09-12 - G11C16/08
  • 一种FPGA存储器以及FPGA芯片。FPGA配置存储器包括第一修改单元;第一修改单元是基于对第一存储单元的修改而形成的;第一上拉管的源极、漏极和栅极均与工作电源端电连接,第二上拉管的源极、漏极和栅极均与工作电源端电连接;第一下拉管的栅极与工作电源端电连接,第一下拉管的源极和漏极均与工作地端电连接;第二下拉管的栅极与工作电源端电连接,第二下拉管的源极和漏极均与工作地端电连接;第一传输管的栅极与字线电连接,第一传输管的源极和漏极均与工作地端电连接;第二传输管的栅极与字线电连接,第二传输管的源极和漏极均与工作地端电连接。
  • 一种fpga配置存储器以及芯片
  • [发明专利]一种基于综合网表的FPGA芯片调试方法及装置-CN202310539653.6在审
  • 刘建洋;朱维良;王海力 - 京微齐力(北京)科技股份有限公司
  • 2023-05-15 - 2023-08-22 - G06F30/327
  • 本发明实施例提供的一种基于综合网表的FPGA芯片调试方法及装置,通过利用FPGA开发软件对FPGA工程文件进行综合,确定原始的FPGA综合网表;选择综合网表中的数据信号以及数据信号的时钟信号,确定FPGA工程文件的约束文件,根据约束文件自动生成寄存器传输级调试IP核,然后进行综合转化为FPGA的第二网表;基于第二网表确定调试功能模块并插入原始的FPGA综合网表,根据约束文件和插入调试功能模块的FPGA综合网表生成码流文件,对FPGA进行配置并运行,利用实时调试工具对FPGA进行调试。解决了FPGA芯片工作状态跟预期不一致时并不能快速、精准的定位出问题的模块,同时调试过程还会对FPGA的正常设计产生影响的技术问题。
  • 一种基于综合fpga芯片调试方法装置
  • [发明专利]一种集成有二维卷积阵列的系统芯片-CN201910103624.9有效
  • 连荣椿;王海力;马明 - 京微齐力(北京)科技有限公司
  • 2019-02-01 - 2023-08-22 - G06F15/80
  • 一种集成有二维卷积阵列的系统芯片。在实施例中,系统芯片包括:二维卷积阵列,包括:排列成二维阵列的多个处理单元,各处理单元能够完成乘加运算;其中,处理单元包括使能输入端,用于接收使能信号,并且根据使能信号暂停或启动处理单元的操作;其中,二维阵列中的各处理单元在同一个时钟信号的控制下进行运算;第一接口,用于为二维卷积阵列提供输入数据;第二接口,用于为二维卷积阵列提供输出;FPGA模块,用于和第一/第二接口耦合。在实施例中,启动和暂停卷积阵列中各单元的运算,由此允许速度较快的卷积阵列和其它处理模块配合操作。可以通过接口模块的数据时序调整,使得输入数据和输出结果均能够按要求排列对齐。
  • 一种集成二维卷积阵列系统芯片
  • [发明专利]一种三维芯片布局的方法-CN201911306933.2有效
  • 蒋中华;王海力;马明 - 京微齐力(北京)科技有限公司
  • 2019-12-18 - 2023-08-22 - G06F30/392
  • 本发明涉及一种三维FPGA芯片设计的布局方法,首先使用二维芯片的平面布局方法,以及三维芯片的电路面积和元器件容量,来模拟三维芯片,二维平面布局结果产生后,再对其进行三维芯片的层次划分,最后将所有划分后的分层布局垂直叠加为三维芯片布局。这种三维芯片布局方法相对于现有方法:布局质量更好,布局结果具有更多解;主要工作量集中到二维模拟部分,减少软件工程的复杂度;可以更好的复用当前软件流程,加快三维布局软件开发进度。
  • 一种三维芯片布局方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top