专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果17个,建议您升级VIP下载更多相关专利
  • [发明专利]延迟电路以及采用该延迟电路的DDR系统-CN201610104650.X有效
  • 彭进忠;戴颉;庄志青;职春星 - 灿芯半导体(上海)有限公司
  • 2016-02-25 - 2019-01-01 - G11C11/4076
  • 本发明提供一种延迟电路以及采用该延迟电路的DDR系统,延迟电路包括:数字延迟模块,其用于对一输入时钟信号进行延迟处理,并输出延迟后的时钟信号;插值电路包括双相位信号产生单元和相位插值单元,双相位信号产生单元基于数字延迟模块输出的时钟信号通过其第一输出端和第二输出端分别输出第一相位信号和第二相位信号;相位插值单元包括第一输入端、第二输入端和输出端,相位插值单元的第一输入端和第二输入端分别与双相位信号产生单元的第一输出端和第二输出端相连,相位插值单元通过其输出端输出相位介于第一相位信号和第二相位信号之间的输出时钟信号。与现有技术相比,本发明可以实现解析度更高的时钟的多相位输出。
  • 延迟电路以及采用ddr系统
  • [发明专利]能够对输入信号的占空比失真进行补偿的输入电路-CN201510270232.3有效
  • 彭进忠;戴颉;李耿民;职春星 - 灿芯半导体(上海)有限公司
  • 2015-05-25 - 2017-11-10 - H03K3/017
  • 本发明提供一种能够对输入信号的占空比失真进行补偿的输入电路,其包括占空比校准模块,其基于预定占空比的基准信号产生输出信号;占空比检测电路,其输入端连接占空比校准模块的输出端,其检测占空比校准模块输出的输出信号的占空比,并在输出信号的占空比不等于预定占空比时输出占空比校准控制信号,其中占空比校准模块基于占空比检测电路输出的占空比校准控制信号对占空比校准模块进行校准,直到得到的输出信号的占空比等于预定占空比;复制占空比校准模块的结构而形成的输入模块,其也基于占空比检测电路输出的占空比校准控制信号对输入模块进行校准。与现有技术相比,本发明提供的输入电路能够对输入信号的占空比失真进行补偿。
  • 能够输入信号失真进行补偿电路
  • [发明专利]内建时钟的自校准电路-CN201510458799.3有效
  • 彭进忠;戴颉;李耿民;职春星 - 灿芯半导体(上海)有限公司
  • 2015-07-30 - 2017-10-10 - H03K5/135
  • 本发明提供一种内建时钟的自校准电路,其包括时序管理电路、时钟发生器和自校准单元。时钟发生器用于产生并通过其输出端输出时钟信号给自校准单元。自校准单元基于时钟发生器送来的时钟信号完成自校准,在自校准完成后发出有效的自校准锁定信号。时序管理电路的输入端与使能信号相连,其输出端与时钟发生器的使能端相连。当使能信号由无效电平跳变为有效电平时,时序管理电路输出的时钟控制信号由无效电平跳变为有效电平;当使能信号由有效电平跳变为无效电平时,时序管理电路输出的时钟控制信号的有效电平延续若干个时钟周期后跳变为无效电平。这样,可以解决由于时钟信号关闭过早而导致产生逻辑错误的问题。
  • 时钟校准电路
  • [发明专利]USB输出电路-CN201410444408.8有效
  • 彭进忠;戴颉;庄志青;职春星 - 灿芯半导体(上海)有限公司
  • 2014-09-03 - 2017-06-06 - H03K19/0175
  • 本发明提供一种USB输出电路,其包括延时模块和输出模块。所述输出模块包括N个输出单元,每个输出单元均包括有串联于电源端与接地端之间的PMOS晶体管和NMOS晶体管。每个输出单元的NMOS晶体管的栅极作为该输出单元的第一控制端,PMOS晶体管的栅极作为该输出单元的第二控制端。所述延时模块用于将其第一输入端和第二输入端接收的两路数据信号进行分级延时,以输出N级驱动信号,每级驱动信号中的第一驱动信号和第二驱动信号分别被提供给与该级驱动信号对应的一个输出单元的第一控制端和第二控制端,N为大于等于2的自然数。这样,每级驱动信号的上升沿/下降沿变得较快,从而提高了电路的抗噪声性能,同时还可以控制USB输出信号的上升沿/下降沿的时间。
  • usb输出电路
  • [发明专利]压摆率自适应调整的输出电路-CN201410512518.3有效
  • 彭进忠;戴颉;庄志青;职春星 - 灿芯半导体(上海)有限公司
  • 2014-09-29 - 2017-02-22 - G11C11/401
  • 本发明提供一种压摆率自适应调整的输出电路,其包括可调整预驱动单元、输出单元、环形振荡器和校准电路。所述可调整预驱动单元包括有连接于其输出端的多个电容单元以及多个与对应的电容单元串联的修调开关,所述输出单元包括串联的PMOS晶体管和NMOS晶体管,PMOS晶体管和NMOS晶体管的中间节点与所述输出单元的输出端相连,所述可调整预驱动单元的输出端与所述输出单元的PMOS晶体管的栅极或NMOS晶体管的栅极相连,所述环形振荡器包括首尾相连成环的多个反相器,每个反相器包括串联的PMOS晶体管和NMOS晶体管,所述校准电路检测所述环形振荡器的振荡信号的频率,基于所述振荡信号的频率输出校准信号来调控各个修调开关的导通和截止。这样,可以基于片上CMOS环形振荡器输出的振荡信号对输出电路的输出信号的压摆率进行调制,以减少工艺偏差、输入电压和温度对压摆率的影响。
  • 压摆率自适应调整输出电路
  • [发明专利]电平转换电路-CN201410399976.0有效
  • 彭进忠;戴颉;庄志青;职春星 - 灿芯半导体(上海)有限公司
  • 2014-08-14 - 2017-02-15 - H03K19/0175
  • 本发明提供一种电平转换电路,其包括反相器和电平转换单元,所述电平转换单元包括NMOS晶体管MN1、MN1A,PMOS晶体管MP1、MP2。所述电平转换单元还包括第一切换驱动管和第二切换驱动管。第一切换驱动管的输入端与NMOS晶体管MN1的栅极相连,其输出端与PMOS晶体管MP1的栅极相连,在其输入端由低电平转换为高电平时,向其输出端输出电流以快速提升其输出端的电压。第二切换驱动管的输入端与NMOS晶体管MN1A的栅极相连,其输出端与PMOS晶体管MP1A的栅极相连,在其输入端由低电平转换为高电平时,向其输出端输出电流以快速提升其输出端的电压。这样,提高了PMOS晶体管MP1和MP1A的翻转速度,加快了电路的响应时间,提高了工作频率。
  • 电平转换电路
  • [实用新型]自适应启动的环形振荡器-CN201520181975.9有效
  • 彭进忠;戴颉;庄志青;职春星 - 灿芯半导体(上海)有限公司
  • 2015-03-27 - 2015-09-09 - H03L7/099
  • 本实用新型提供一种自适应启动的环形振荡器,所述环形振荡器包括振荡器电路、起振检测电路和反馈回路,所述振荡器电路包括起振端和输出端,其用于产生并通过其输出端输出时钟信号;所述起振检测电路基于所述振荡器电路输出的时钟信号判定所述振荡器电路是否已起振,并输出表示所述振荡器电路是否已起振的检测信号;所述反馈回路基于所述检测信号输出相应的起振信号给所述振荡器电路的起振端。与现有技术相比,本实用新型中的环形振荡器采用自适应算法,不需要系统干预,利用振荡器内部的反馈机制来启动环形振荡器,不需要系统发送脉冲来启动,从而简化系统性设计。
  • 自适应启动环形振荡器
  • [发明专利]芯片上的接口电路中的输出驱动电阻-CN201510241187.9在审
  • 孔亮;彭进忠;王强;戴颉;李耿民;职春星 - 灿芯半导体(上海)有限公司
  • 2015-05-13 - 2015-08-19 - H03K19/0175
  • 本发明提供一种芯片上的接口电路中的输出驱动电阻,其包括:若干个电阻单元,每个电阻单元包括串联于电源端和输出端或者接地端和输出端之间的一个电阻和若干个并联的MOS晶体管,每个MOS晶体管的栅极与对应的一控制信号相连,通过对应的控制信号能够控制相应的MOS晶体管的导通或关断,通过所述控制信号来调整每个电阻单元中的导通的MOS晶体管的数目以使得该电阻单元的电阻值为预定电阻值。与现有技术相比,本发明通过将若干个CMOS管并联后再与电阻串联,以形成驱动电阻单元,驱动电阻单元根据实际工作需要配置成不同的输出驱动电阻,这样,可以在保证输出驱动电阻大小要求及阻值线性度要求的前提下,大幅减小其所占用的芯片面积,节省成本。
  • 芯片接口电路中的输出驱动电阻
  • [实用新型]能够对输入信号的占空比失真进行补偿的输入电路-CN201520341844.2有效
  • 彭进忠;戴颉;李耿民;职春星 - 灿芯半导体(上海)有限公司
  • 2015-05-25 - 2015-08-19 - H03K3/017
  • 本实用新型提供一种能够对输入信号的占空比失真进行补偿的输入电路,其包括:占空比校准模块,其基于预定占空比的基准信号产生输出信号;占空比检测电路,其输入端连接占空比校准模块的输出端,其检测占空比校准模块输出的输出信号的占空比,并在输出信号的占空比不等于预定占空比时输出占空比校准控制信号,占空比校准模块基于占空比检测电路输出的占空比校准控制信号对占空比校准模块进行校准,直到得到的输出信号的占空比等于预定占空比;复制占空比校准模块的结构而形成的输入模块,其也基于占空比检测电路输出的占空比校准控制信号对输入模块进行校准。与现有技术相比,本实用新型提供的输入电路能够对输入信号的占空比失真进行补偿。
  • 能够输入信号失真进行补偿电路
  • [实用新型]芯片上的接口电路中的输出驱动电阻-CN201520304623.8有效
  • 孔亮;彭进忠;王强;戴颉;李耿民;职春星 - 灿芯半导体(上海)有限公司
  • 2015-05-13 - 2015-08-19 - H03K19/0175
  • 本实用新型提供一种芯片上的接口电路中的输出驱动电阻,其包括:若干个电阻单元,每个电阻单元包括串联于电源端和输出端或者接地端和输出端之间的一个电阻和若干个并联的MOS晶体管,每个MOS晶体管的栅极与对应的一控制信号相连,通过对应的控制信号能够控制相应的MOS晶体管的导通或关断,通过所述控制信号来调整每个电阻单元中的导通的MOS晶体管的数目以使得该电阻单元的电阻值为预定电阻值。与现有技术相比,本实用新型通过将若干个CMOS管并联后再与电阻串联,以形成驱动电阻单元,驱动电阻单元根据实际工作需要配置成不同的输出驱动电阻,这样,可以在保证输出驱动电阻大小要求及阻值线性度要求的前提下,大幅减小其所占用的芯片面积,节省成本。
  • 芯片接口电路中的输出驱动电阻
  • [发明专利]内置静电保护器件的高速输出电路-CN201410831513.7在审
  • 彭进忠;孔亮;戴颉;李耿民;职春星 - 灿芯半导体(上海)有限公司
  • 2014-12-23 - 2015-05-06 - H03K19/003
  • 本发明提供一种输出电路,其包括输出端、连接于电源端和所述输出端之间的第一输出单元和连接于接地端和所述输出端之间的第二输出单元。第一输出单元包括晶体管MP1、晶体管MP0和电阻RP,其中晶体管MP0的源极与电源端相连,晶体管MP0的漏极通过电阻RP与所述输出端相连,晶体管MP1的源极与电源端相连,晶体管MP1的漏极直接所述输出端相连。第二输出单元包括晶体管MN1、晶体管MN0和电阻RN,其中晶体管MN0的源极与接地端相连,晶体管MN0的漏极通过电阻RN与所述输出端相连,晶体管MP1的源极与接地端相连,晶体管MN1的漏极直接所述输出端相连。该输出电路具有内置的静电保护器件,这样不但降低了芯片面积,还降低输出电容值。
  • 内置静电保护器件高速输出电路
  • [发明专利]电荷泵电路-CN201110176474.8在审
  • 吴冉青;段新东;彭进忠 - 上海宏力半导体制造有限公司
  • 2011-06-28 - 2011-11-23 - H02M3/07
  • 本发明公开一种电荷泵电路,至少包括:充放电电路,包含充电模块与放电模块,充电模块与放电模块的中间节点与一运算放大器之一输入端相连;电流复制电路不仅复制了充电电流,且产生基准电压,其输出端与为该运算放大器之另一输入端相连,以及运算放大器电路,其输出端连接至放电电路和复制电路中的NMOS,用于控制该放电模块之放电电流与复制电路的NMOS电流相等,而复制电路的NMOS电流永远等于PMOS电流,故本发明电荷泵电路达到了降低了充电电流和放电电流的不匹配程度,同时保证电荷泵的输出的工作电压范围较大的目的。
  • 电荷电路
  • [发明专利]压控振荡器-CN201110031970.4有效
  • 彭进忠 - 上海宏力半导体制造有限公司
  • 2011-01-28 - 2011-08-17 - H03L7/099
  • 一种压控振荡器,包括:控制单元,用于根据控制电压,控制输入电流值;电流镜像单元,用于将所述输入电流镜像至振荡电路的输入端;振荡电路,用于根据所述输入电流,提供与所述控制电压相关的振荡频率;初始电流设置单元,用于提供初始工作阶段所述振荡电路的电流值。本发明通过在电路的不同位置设置用以提供初始电流的初始电流设置单元,使得所述压控振荡器能够在低频阶段提供具有清晰的多条子曲线的VCO曲线,从而具有出色的低频表现。
  • 压控振荡器
  • [发明专利]锁相环及其快速锁定装置-CN201110028239.6有效
  • 彭进忠 - 上海宏力半导体制造有限公司
  • 2011-01-26 - 2011-08-17 - H03L7/08
  • 一种锁相环及其快速锁定装置,所述快速锁定装置包括:第一分频器,进行第一倍数的分频,产生快速参考时钟信号;第二分频器,进行第二倍数的分频,产生快速反馈时钟信号;快速鉴频鉴相器,对所述快速参考时钟信号和所述快速反馈时钟信号的频率进行比较,产生第一快速脉冲控制信号及第二快速脉冲控制信号,以及开关控制信号;快速电荷泵,接收所述第一快速脉冲控制信号及所述第二快速脉冲控制信号,并转化为快速充电电流;开关,接收所述开关控制信号并对应切换闭合和断开状态,在闭合状态时控制所述快速充电电流对所述锁相环的环路滤波器的电容进行充电。该锁相环包括该锁定装置。利用本发明,缩短了锁相环的锁定时间。
  • 锁相环及其快速锁定装置

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top