[发明专利]存储控制装置、存储装置和信息处理系统在审
申请号: | 201980072334.0 | 申请日: | 2019-09-02 |
公开(公告)号: | CN112970064A | 公开(公告)日: | 2021-06-15 |
发明(设计)人: | 万行厚雄 | 申请(专利权)人: | 索尼半导体解决方案公司 |
主分类号: | G11C7/14 | 分类号: | G11C7/14;G11C11/16 |
代理公司: | 中国贸促会专利商标事务所有限公司 11038 | 代理人: | 张小稳 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储 控制 装置 信息处理 系统 | ||
1.一种存储控制装置,包括:
状态存储部,存储关于被包括在第一存储器单元阵列中而生成感测放大器的参照电位的第一参照单元和被包括在第二存储器单元阵列中而生成所述感测放大器的参照电位的第二参照单元中的每一个的指示保持值的确定性的状态;和
写入控制部,当被指示对所述第一参照单元和所述第二参照单元中的任一个的写入时,基于存储在所述状态存储部中的关于所述第一参照单元和所述第二参照单元的状态来控制所指示的写入。
2.根据权利要求1所述的存储控制装置,
其中,所述写入控制部将分别包括所述第一参照单元和所述第二参照单元的第一参照单元组和第二参照单元组作为单位执行写入,以及
所述状态存储部针对所述第一参照单元组和所述第二参照单元组中的每一个存储状态。
3.根据权利要求1所述的存储控制装置,
其中,当对所述第一参照单元和所述第二参照单元中的任一个执行写入时,所述状态存储部更新关于已被执行该写入的参照单元的状态。
4.根据权利要求1所述的存储控制装置,
其中,当对所述第一参照单元和所述第二参照单元中的任一个执行写入时,所述状态存储部根据从该写入起流逝的时间来更新关于该参照单元的状态。
5.根据权利要求4所述的存储控制装置,还包括:
定时器电路,管理从写入起流逝的时间。
6.根据权利要求1所述的存储控制装置,
其中,在当被指示对所述第一参照单元的写入时在所述状态存储部中存储的关于所述第一参照单元的状态满足预定条件的情况下,所述写入控制部进行控制以避免对所述第一参照单元执行写入。
7.根据权利要求6所述的存储控制装置,
其中,在当被指示对所述第一参照单元的写入时在所述状态存储部中存储的关于所述第一参照单元的状态不满足所述预定条件的情况下,所述写入控制部进行根据存储在所述状态存储部中的关于所述第二参照单元的状态对所述第一参照单元执行写入的控制。
8.根据权利要求7所述的存储控制装置,
其中,在关于所述第一参照单元的状态不满足所述预定条件的情况下以及在关于所述第二参照单元的状态满足其它预定条件的情况下,所述写入控制部进行仅当以从所述第二参照单元生成的参照电位为基准读取的所述第一参照单元的值与预定读取期望值不一致时对所述第一参照单元执行写入的控制。
9.根据权利要求8所述的存储控制装置,还包括:
判定电路,判定以从所述第二参照单元生成的所述感测放大器的参照电位为基准读取的所述第一参照单元的值是否与所述预定读取期望值一致。
10.根据权利要求7所述的存储控制装置,
其中,在关于所述第一参照单元的状态不满足所述预定条件的情况下以及在关于所述第二参照单元的状态不满足其它预定条件的情况下,所述写入控制部进行控制以对所述第一参照单元执行写入。
11.一种存储装置,包括:
第一存储器单元阵列,包括生成感测放大器的参照电位的第一参照单元;
第二存储器单元阵列,包括生成所述感测放大器的参照电位的第二参照单元;
状态存储部,存储关于所述第一参照单元和所述第二参照单元中的每一个的指示保持值的确定性的状态;和
写入控制部,当被指示对所述第一参照单元和所述第二参照单元中的任一个的写入时,基于存储在所述状态存储部中的关于所述第一参照单元和所述第二参照单元的状态来控制所指示的写入。
12.根据权利要求11所述的存储装置,
其中,所述第一参照单元和所述第二参照单元是电阻变化型存储器元件。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼半导体解决方案公司,未经索尼半导体解决方案公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980072334.0/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 读参考电压校准模型构建方法及装置、校准方法及装置-202310736512.3
- 魏德宝;冯骅;曾彦龙;屈敬媛;乔立岩 - 哈尔滨工业大学
- 2023-06-21 - 2023-09-19 - G11C7/14
- 读参考电压校准模型构建方法及装置、校准方法及装置,涉及固态存储技术领域。为解决现有技术总存在的,在校准读参考电压时,往往需要多次读取数据,以预测当前读参考电压,导致闪存读取延迟过大的问题,本发明提供的技术方案在于:读参考电压校准模型构建方法,所述方法包括:采集闪存样本数据的步骤;获取所述样本数据的读参考电压数据、对应的电压偏移系数和对应的位跳变数据的读取步骤;重复所述读取步骤至预设次数,构建所述位跳变数据与所述电压偏移系数的转化模型的步骤;基于3‑D闪存读参考电压的层和状态差异,将前述转化模型的优化范围从单个闪存页扩展至全闪存块的步骤。本发明提供的读参考电压校准模型构建方法,通用性强,适用于当前所有类型的3‑D NAND Flash。
- 具有内置灵活双冗余的存储器设备-202180031188.4
- A·C·科塔;H·李 - 高通股份有限公司
- 2021-04-30 - 2023-09-19 - G11C7/14
- 根据各个方面提供了一种具有内置灵活冗余的存储器设备。在某些方面,存储器设备包括第一感测放大器、第二感测放大器、第一比较器、第二比较器、基准电路和逻辑门。在冗余读取操作期间,第一感测放大器、第一比较器和基准电路用于读取存储器设备中存储的冗余位的一个副本,并且第二感测放大器、第二比较器和基准电路用于读取存储器设备中存储的冗余位的另一个副本。然后,逻辑门可以基于冗余位的读取副本的位值来确定位值(例如,如果冗余位的读取副本中的至少一个读取副本的位值是1,则确定位值1)。
- 一种基准电流产生电路、方法、电子设备及测试工装-202110736049.3
- 陈纬荣;冯博;冯鹏亮;陈慧 - 芯天下技术股份有限公司
- 2021-06-30 - 2023-08-04 - G11C7/14
- 本发明公开了一种基准电流产生电路、方法、电子设备及测试工装,其中,电路包括:带转换开关的预充电电路、以若干第一存储单元调节输出电流的基准电流生成电路、带转换开关的比较电路、基准电流读取电路,所述预充电电路可通过基准电压信号调节基准电流生成电路中第一存储单元的阈值电压以改变初始基准电流信号而调节最终基准电流信号;该基准电流产生电路产生的最终基准电流信号是基于第一存储单元调节产生的,相比传统基于基准电压和电阻产生的基准电流,本申请实施例解决了利用基准电压和电阻产生的基准电流无法很好地精确匹配于目标存储单元因制程/电压/温度的浮动影响而输出的电流使用,导致读取操作精度不准确的问题。
- 动态读取电压技术-202210462707.9
- K·萨尔帕特瓦里;N·N·加杰拉;J·陈;杨玲明 - 美光科技公司
- 2022-04-28 - 2022-11-04 - G11C7/14
- 本申请案是针对动态读取电压技术。在一些实例中,存储器装置可包含由存储器阵列的多个不相交子组构成的一或多个分区。所述存储器装置可接收读取所述一或多个分区的读取命令且进入漂移确定阶段。在所述漂移确定阶段期间,所述存储器装置可对每一不相交子组同时施加电压集合的相应电压且确定每一不相交子组中具有低于所述所施加电压的阈值电压的存储器单元的数量。基于所述确定的存储器单元数量与预定存储器单元数量之间的比较,所述存储器装置可从所述电压集合选择电压且利用所述所选择电压来读取所述一或多个分区。
- 读取电压设定方法、存储器存储装置及存储器控制器-202210232133.6
- 刘其铠 - 深圳宏芯宇电子股份有限公司
- 2022-03-09 - 2022-07-08 - G11C7/14
- 本发明提供读取电压设定方法、存储器存储装置及存储器控制器。此方法包括:取得第一实体群组对应的第一老化等级,并使用对应至第一老化等级的第一读取电压读取第一实体群组包括的至少一第一实体程序化单元;判断第一实体程序化单元的预设区段中的错误比特数目是否大于错误比特数门槛值,并对错误比特数目被判定为大于错误比特数门槛值的次数进行计数而产生第一计数值;响应于第一计数值大于第一老化门槛值而将第一实体群组对应的第一老化等级更新为第二老化等级;以及使用对应至第二老化等级的第二读取电压从第一实体程序化单元读取数据。
- 用于提升源线电压以减少电阻式存储器中的泄漏的设备-201580061614.3
- U·阿斯兰;C·德雷 - 英特尔公司
- 2015-11-06 - 2021-11-02 - G11C7/14
- 描述了一种设备,所述设备包括:泄漏跟踪器,所述泄漏跟踪器用于跟踪电阻式存储器单元列的泄漏;以及电路,所述电路用于调整所述电阻式存储器单元列的源线(SL)上的电压。描述了一种设备,所述设备包括:存储器阵列,所述存储器阵列具有电阻式存储器单元行和列;泄漏跟踪器,所述泄漏跟踪器用于跟踪与所述存储器阵列相关联的电阻式存储器单元列的泄漏电流;以及电路,所述电路被耦合到所述泄漏跟踪器,用于在读取操作过程中自适应地提升所述电阻式存储器单元列的SL上的电压。
- 存储控制装置、存储装置和信息处理系统-201980072334.0
- 万行厚雄 - 索尼半导体解决方案公司
- 2019-09-02 - 2021-06-15 - G11C7/14
- 存储装置中的参照单元的状态被正确地管理。第一存储器单元阵列包括生成感测放大器的参照电位的第一参照单元。第二存储器单元阵列包括生成感测放大器的参照电位的第二参照单元。状态存储部存储关于第一参照单元和第二参照单元中的每一个的指示保持值的确定性的状态。当被指示对第一参照单元或第二参照单元的写入时,写入控制部基于存储在状态存储部中的关于第一参照单元和第二参照单元的状态来控制所指示的写入。
- 一种固态硬盘读参考电压的优化方法及装置-201710752248.7
- 吕玉彬;戚勇 - 苏州浪潮智能科技有限公司
- 2017-08-28 - 2020-07-28 - G11C7/14
- 本申请提供一种固态硬盘读参考电压的优化方法及装置,所述方法利用第一样本数据,以固态硬盘在数据状态的电压无偏移情况下对应的理想读参考电压为基准电压,确定固态硬盘的初始读参考电压,其中,所述初始读参考电压对应的读数据效果至少优于所述理想读参考电压对应的读数据效果;基于第二样本数据对初始读参考电压进行优化,得到目标读参考电压。可见,利用本申请方案,可以以固态硬盘在数据状态的电压无偏移情况下对应的理想读参考电压为基准电压,获得固态硬盘的初始读参考电压并对其优化,最终得出参考价值较高的、尽量逼近所述Vopt的目标读参考电压,在此基础上,可达到尽量最小化对存储单元进行数据读取时所对应的读错误概率的目的。
- 可变滤波电容-201880049534.X
- F·贝代斯基;U·迪温琴佐 - 美光科技公司
- 2018-07-19 - 2020-03-31 - G11C7/14
- 描述了用于改变滤波电容的方法、系统和装置。在存储器装置内,可以将电压施加到与两个电压源相关联的存取线,以增加由所述存取线在所述两个电压源之间提供的电容。在一些情况下,所述存取线可以与包含电容性元件和选择组件的电容性单元电子连通,并且所述电压源和存取线可经配置以利用所述电容性元件和所述存取线之间的电容来产生电压源之间的增加的电容。在一些情况下,可以使用解码器实现产生不同电容电平的某些配置。类似地,子解码器可以通过选择电容性阵列的部分来产生不同的电容电平。
- 用于生成与磁性隧道结联用的参考的方法和装置-201580019969.6
- S·金;T·金;J·P·金 - 高通股份有限公司
- 2015-03-02 - 2019-08-27 - G11C7/14
- 提供了用于生成与磁性隧道结联用的参考的方法和装置。在一示例中,提供了一种磁阻只读存储器,该磁阻只读存储器包括磁性隧道结(MTJ)存储元件、其第一输入端耦合至该MTJ存储元件的感测放大器、以及耦合至该感测放大器的第二输入端的参考电阻设备。参考电阻设备包括多个具有至少两个参考MTJ设备的组。相应组中的每个参考MTJ设备与该相应组中的每个其他参考MTJ设备并联耦合。每个组与其他组串联耦合。该布局有利地减轻读扰乱和参考电平变动,同时节省功率、减少参考电阻设备面积以及增加读速度。
- 用于基于循环计数度量调节分界电压的方法和装置-201810993816.7
- 房伟;P·S·达姆勒;N·N·加耶拉 - 英特尔公司
- 2018-08-29 - 2019-04-05 - G11C7/14
- 在一个实施例中,一种装置包括:第一存储器阵列,包括多个相变存储器(PCM)单元;以及控制器,用于至少部分地基于对第一存储器阵列的至少一部分执行的写入次数来跟踪第一循环计数度量;以及基于第一循环计数度量来调节对第一存储器阵列的PCM单元执行的读取操作期间施加的分界电压。
- 用于修整电阻式存储器中的参考电平的系统、装置和方法-201480053559.9
- T·金;J·P·金;S·金 - 高通股份有限公司
- 2014-09-17 - 2018-12-14 - G11C7/14
- 公开了用于修整电阻式存储器中的参考电平的系统和方法。在一特定实施例中,电阻式存储器包括多个参考单元集合。该电阻式存储器还包括参考电阻测量电路。第一参考单元集合可由该参考电阻测量电路访问以测量对应于该第一参考单元集合的第一有效参考电阻。第二参考单元集合可由该参考电阻测量电路访问以测量对应于第二参考单元集合的第二有效参考电阻。该电阻式存储器还包括被配置成基于测量出的第一有效电阻和测量出的第二有效电阻来设置参考电阻的修整电路。
- 读取电路及具有读取电路的记忆装置-201310252642.6
- 颜定国 - 华邦电子股份有限公司
- 2013-06-24 - 2017-07-28 - G11C7/14
- 一种读取电路及具有读取电路的记忆装置,包括一电压产生单元以及一漏极偏压单元。电压产生单元包括一回授装置、一第一低临界电压晶体管、一第一负载以及一模拟装置。回授装置根据一参考信号以及一回授信号,产生一控制电压。第一低临界电压晶体管接收控制电压,并串联第一负载以及模拟装置。漏极偏压单元包括一第二低临界电压晶体管以及一第二负载。第二低临界电压晶体管串联第二负载及第一记忆胞,并根据该控制电压而动作;以此,使得数据读取中更为迅速与准确。
- 读电压产生电路-201310041887.4
- 杨光军 - 上海华虹宏力半导体制造有限公司
- 2013-02-01 - 2017-02-08 - G11C7/14
- 本发明公开一种读电压产生电路,包括第一电荷泵,产生一读电压;取样电路,连接于该读电压,以对该读电压取样后送至比较器之一输入端,该读电压与取样电压的比例至少大于2;比较器,其另一输入端接基准产生电路,以获得具有温度补偿的基准电压,输出端输出反馈信号至该第一电荷泵以控制该第一电荷泵工作;以及基准产生电路,以产生带温度补偿的基准电压至该比较器,通过本发明产生的读电压比例高且跟随温度变化,利于扩展读电压。
- 包括存储器矩阵的电路和位线噪声补偿的读取方法-200780011964.4
- 维克托·M·G·范艾科特;尼古拉斯·兰伯特 - NXP股份有限公司
- 2007-03-27 - 2009-04-22 - G11C7/14
- 从具有多条位线(12)的存储器矩阵(10)读取数据。差分读出放大器(14)接收从第一输入端上的位线(12)中的第一位线获得的信号。差分读出放大器(14)接收从参考电路(15)的参考输出端到第二输入端的参考信号。将与位线(12)中的第一位线相邻的位线(12)中的第二位线与参考电路(15)耦合,使得位线(12)中的第二位线上的位线信号值影响参考输出端上的参考信号值,在位线(12)上的第一位线上的位线信号值上,至少部分地复制位线(12)的第二位线上的位线信号值(12)的串扰效应。
- 用于在闪存参比单元设定时执行快速测试的系统-200580044251.9
- L·贝达里达;S·巴托里;S·苏瑞柯;M·弗卢里欧 - 爱特梅尔股份有限公司
- 2005-11-18 - 2007-12-12 - G11C7/14
- 存储器件(10)中的一种内嵌电路(14),用于取代一外部测试装置来执行耗时的任务,诸如在参比单元(20)设定期间的电压验证。一外部测试装置(16)将至少一个参比单元(22)编程到一预定值。该内嵌电路使用该由外部装置编程的单元(22)作为一比较基准来编程另外的参比单元(20)。
- 基于设备温度禁止时钟控制备用模式-200610149216.X
- G·W·亚历山大;B·海尔曼;D·赫尔伯特;T·帕特施 - 奇梦达股份公司
- 2006-07-20 - 2007-10-24 - G11C7/14
- 提供一种用于控制存储器设备的电压发生器的方法和装置。存储器设备的温度被测量。如果所测量到的温度超出阈值温度范围,允许存储器设备被设置在时钟控制备用模式(CSM)中,从而电压发生器通过时钟信号被选择性地使能。如果所测量到的温度在阈值温度范围内,阻止存储器设备被设置在时钟控制备用模式(CSM)中。
- 具有为其选择阈值电平的存储器的电子电路-200580012387.1
- V·M·G·范阿奇特;A·W·马斯曼;B·K·荘;N·拉姆伯特;P·H·沃尔李;T·J·英明克;A·斯特克;H·M·B·博夫;G·N·菲利普斯 - 皇家飞利浦电子股份有限公司
- 2005-04-21 - 2007-04-11 - G11C7/14
- 存储器(10)被组织为存储单元电路(100)的行和列的矩阵,并且包括被耦合到所述存储单元(100)行的位线导线(12)。读出电路(14)被耦合到位线导线(12)。读出电路(14)均被安排来通过把来自多个位线导线(12)的各自信号与为所述位线导线(12)所共用的参考电平进行比较来形成各自的数据信号。具有被耦合到多个位线导线(12)的输入端的参考电平选择电路(16)被安排来控制参考电平。参考电平选择电路(16)根据多个位线导线(12)上的各自模拟信号电平来选择参考电平,以使来自多个位线导线(12)中至少相应位线导线的模拟信号电平位于所述参考电平的相应端。
- 专利分类