[发明专利]抗辐射的D触发器电路在审
申请号: | 201780097962.5 | 申请日: | 2017-12-29 |
公开(公告)号: | CN111819795A | 公开(公告)日: | 2020-10-23 |
发明(设计)人: | B·李;D·波斯特多;L·J·凯里;N·奇奥里诺;P·弗莱明;D·D·莫瑟尔 | 申请(专利权)人: | BAE系统信息和电子系统集成有限公司 |
主分类号: | H03K19/003 | 分类号: | H03K19/003;H03K3/356 |
代理公司: | 北京三幸商标专利事务所(普通合伙) 11216 | 代理人: | 刘卓然 |
地址: | 美国新罕*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 辐射 触发器 电路 | ||
公开了一种触发器电路。触发器电路包括单输入逆变器、双输入逆变器、单输入三态逆变器、双输入三态逆变器、和两个单事件瞬态(SET)滤波器。单输入三态逆变器接收输入信号D。双输入三态逆变器包括第一输入、第二输入和输出,其中,经由第一SET滤波器,第一输入从双输入逆变器接收输出信号,并且第二输入从双输入逆变器接收输出信号。双输入三态逆变器的输出经由第二SET滤波器将输出信号发送到双输入逆变器的第一输入和双输入逆变器的第二输入。单输入逆变器接收来自双输入逆变器的输入,从而为触发器电路提供输出信号Q。
技术领域
本公开总体上涉及电子电路,尤其涉及触发器电路。更具体地,本公开涉及一种抗辐射的D触发器电路。
背景技术
数字逻辑系统通常包括组合电路和时序电路。组合电路由逻辑门组成,逻辑门的输出由电流输入决定。组合电路执行逻辑上以布尔(Boolean)表达来表示的运算。
时序电路包括逻辑门以及称为触发器和锁存器的存储元件。存储元件的输出是当前输入与基于先前输入的存储元件状态的函数。因此,时序电路的输出是当前输入以及先前输入的结果,时序电路的操作由内部状态和输入时序来决定。
由于辐射,许多具有数字逻辑电路的集成电路设备容易遭受单事件干扰,并且常规的触发器电路和锁存器也不例外。可以在常规触发器电路和锁存器中添加其它措施,以使其更不受单事件干扰,但是为了提供敏感节点的分离,还需要大量额外的电路和空间。然而,大量的额外电路对于在飞机和/或航天器上的实现不是可取的,并且在小型技术节点上绝对不可接受,因为这将导致电路消耗更多的功率,同时占用更多的硅面积。
本公开提供了一种改进的抗辐射的D触发器电路。
发明内容
根据本公开的一个实施例,D触发器电路包括单输入逆变器、双输入逆变器、单输入三态逆变器、双输入三态逆变器和、两个单事件瞬态(SET)过滤器。单输入三态逆变器接收输入信号D。双输入三态逆变器包括第一输入、第二输入和输出,其中,经由第一SET滤波器,第一输入从双输入逆变器接收输出信号,并且第二输入从双输入逆变器接收输出信号。双输入三态逆变器的输出经由第二SET滤波器将输出信号发送到双输入逆变器的第一输入和双输入逆变器的第二输入。单输入逆变器接收来自双输入逆变器的输入,从而为D触发器电路提供输出信号Q。
本文描述的特征和优点并非全部包含在内,并且,特别地,鉴于附图、说明书和权利要求书,许多其它特征和优点对于本领域技术人员来说将是明显的。此外,应当注意,说明书中使用的语言主要是出于可读性和指导性目的而选择的,而非限制本发明主题的范围。
附图说明
当结合附图阅读时,通过参考以下对说明性实施例的详细描述,将最好地理解本发明本身及其使用方式、其它目的和优点。
图1是根据现有技术的D触发器电路的示意图;
图2A是根据第一实施例的抗辐射的D触发器电路的框图;
图2B是根据第二实施例的抗辐射的D触发器电路的框图;
图3A是根据第一实施例的在图2A-2B的D触发器电路内的双输入逆变器的示意图;
图3B是根据第二实施例的在图2A-2B的D触发器电路内的双输入逆变器的示意图;
图4A是根据第一实施例的在图2A-2B的D触发器电路内的三态逆变器的示意图;
图4B是根据第二实施例的在图2A-2B的D触发器电路内的三态逆变器的示意图;和
图5是根据一个实施例的在图2A-2B的D触发器电路内的单事件瞬态(SET)滤波器的示意图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于BAE系统信息和电子系统集成有限公司,未经BAE系统信息和电子系统集成有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201780097962.5/2.html,转载请声明来源钻瓜专利网。