[发明专利]数据传输器件以及包括其的半导体器件和系统有效
申请号: | 201710085880.0 | 申请日: | 2017-02-17 |
公开(公告)号: | CN107786197B | 公开(公告)日: | 2021-03-16 |
发明(设计)人: | 郑海康 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | H03K19/0185 | 分类号: | H03K19/0185 |
代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 任静;李少丹 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据传输 器件 以及 包括 半导体器件 系统 | ||
一种数据传输器件可以包括校准电路和输出驱动器。校准电路可以产生上拉校准电压和下拉校准电压。输出驱动器的电阻值可以基于上拉校准电压和下拉校准电压来改变。
相关申请的交叉引用
本申请要求2016年8月25日在韩国知识产权局提交的申请号为10-2016-0108469和10-2016-0108489的韩国申请的优先权,其通过引用整体合并于此。
技术领域
各种实施例总体而言涉及一种半导体技术,以及更具体地,涉及一种数据传输器件以及包括其的半导体器件和系统。
背景技术
每个电子装置可以包括大量的电子组件。在电子装置之中,计算系统可以包括在半导体集成电路上实现的许多电子组件。在计算系统中使用的半导体器件可以包括从另一个电子组件接收数据/将数据传输到另一个电子组件的数据传输电路。高速、低功率半导体器件需要用于信号完整性目的的受控的阻抗值。与彼此通信的半导体器件之间的阻抗失配相关联的信号反射可能导致信号失真。因此,在传输线中需要具有用于阻抗匹配的终端电路。
电子装置可以在半导体器件内部具有终端电路(例如,片上终端电路),而不是在半导体器件外部具有终端电路。半导体器件可以具有用于根据PVT变化来校准终端电阻器的电路,以提供精确的阻抗匹配。半导体存储器件可以耦接到外部参考电阻器,并且可以通过使用外部参考电阻器执行ZQ校准操作来校准终端电阻器的阻抗值。
发明内容
在一个实施例中,数据传输器件可以包括校准电路和输出驱动器。校准电路可以执行校准操作,以及可以产生上拉校准电压和下拉校准电压。输出驱动器可以基于上拉校准电压、下拉校准电压和数据来驱动数据传输线。
在一个实施例中,数据传输器件可以包括输出驱动器,所述输出驱动器包括上拉电阻器、下拉电阻器和数据驱动器。上拉电阻器可以耦接到电源电压,并且可以具有基于上拉校准电压而改变的电阻值。下拉电阻器可以耦接到低电压,并且可以具有基于下拉校准电压而改变的电阻值。数据驱动器可以耦接在上拉电阻器和下拉电阻器之间,并且可以基于数据来驱动数据传输线。
在一个实施例中,数据传输器件可以包括校准电路和输出驱动器。校准电路可以通过执行校准操作来产生上拉校准码和下拉校准码,以及可以通过对上拉校准码和下拉校准码进行电平转换来产生电平转换的上拉校准码和电平转换的下拉校准码。输出驱动器可以基于电平转换的上拉校准码、电平转换的下拉校准码和数据来驱动数据传输线。
在一个实施例中,数据传输器件可以包括输出驱动器,所述输出驱动器包括上拉电阻器接脚、下拉电阻器接脚和数据驱动器。上拉电阻器接脚可以耦接到电源电压,并且可以具有基于电平转换的上拉校准码而改变的电阻值。下拉电阻器接脚可以耦接到低电压,并且可以具有基于电平转换的下拉校准码而改变的电阻值。数据驱动器可以耦接在上拉电阻器接脚和下拉电阻器接脚之间,并且可以基于数据来驱动数据传输线。
附图说明
图1是图示根据一个实施例的半导体系统的示例配置的示图。
图2是图示根据一个实施例的数据传输器件的示例配置的示图。
图3是图示在图2中所示的校准电路的示例配置的示图。
图4是图示在图2中所示的输出驱动器的示例配置的示图。
图5是图示根据一个实施例的数据传输器件的示例配置的示图。
图6是图示在图5中所示的校准电路的示例配置的示图。
图7是图示在图5中所示的输出驱动器的示例配置的示图。
具体实施方式
在下文中,下面将通过实施例的各种示例参考附图来描述数据传输器件以及包括其的半导体器件和系统。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710085880.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种紧凑型脉冲大电流装置
- 下一篇:一种网络数据的下载方法及装置和介质产品