专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果9486992个,建议您升级VIP下载更多相关专利
  • [发明专利]共享硬件运算单元的局部缓存方法-CN202310685647.1有效
  • 请求不公布姓名 - 上海灵动微电子股份有限公司
  • 2023-06-12 - 2023-08-29 - G06F9/30
  • 硬件运算单元连接有至少一个输入寄存和至少一个输出寄存,每个输入寄存连接有至少一缓冲,所述方法包括:在中央处理对所述至少一个输入寄存的写入过程中,如果所述硬件运算单元收到中断指令,每个输入寄存将存储其中的值写入对应的第一缓冲;所述中央处理在所述至少一个输入寄存中写入新的值,所述硬件运算单元对新的值执行运算;所述硬件运算单元检测到所述中央处理对特定的输出寄存的读指令后,每个第一缓冲将存储其中的值返回到对应的输入寄存
  • 共享硬件运算单元局部缓存方法
  • [发明专利]显示面板及其驱动方法、显示装置-CN202110023600.X有效
  • 余少伟 - 厦门天马微电子有限公司
  • 2021-01-08 - 2022-09-13 - G06V40/13
  • 本发明公开了一种显示面板及其驱动方法、显示装置,显示面板的非显示区包括跳变信号线和K个级联的移位寄存组,移位寄存组包括移位寄存,移位寄存的信号输出端与指纹识别扫描线一一对应电连接,每个移位寄存组中包括至少第一和最后一移位寄存的信号输出端连接有第一控制单元、仅第一移位寄存的信号输出端连接有第二控制单元,指纹识别阶段第一控制单元导通第二控制单元关断,指纹识别扫描线依次进行指纹识别扫描;触控阶段第一控制单元关断,第二控制单元导通,移位寄存组中的第1个移位寄存电连接的指纹识别扫描线进行触控扫描
  • 显示面板及其驱动方法显示装置
  • [实用新型]一种粗粒度可重构层次化的阵列寄存文件结构-CN201420060189.9有效
  • 曹鹏;葛伟;徐凯;刘波;杨锦江;马俊;杨军;王超;卜爱国 - 东南大学
  • 2014-02-10 - 2014-07-09 - G06F9/30
  • 本实用新型公开了一种粗粒度可重构层次化的阵列寄存文件结构,包括全局寄存文件、本地寄存文件和分布式寄存文件。全局寄存文件:作为连接系统控制内核和可重构阵列的共享寄存,不仅满足系统对可重构架构调用时的参数传递问题,而且作为阵列上每个单元都可以连接的寄存,拥有可重构阵列中最大的扇出系数;本地寄存文件:作为重构处理单元的私有寄存,数据仅供自己使用;分布式寄存文件:作为可重构阵列内部分重构计算单元数据寄存传输通道。本实用新型通过层次化的可重构阵列寄存文件结构设计,解决可重构计算过程中阵列数据的寄存传输问题,提高阵列中数据变量存储效率和可重构计算性能。
  • 一种粒度可重构层次阵列寄存器文件结构
  • [发明专利]译码电路-CN97114750.7有效
  • 安达聪 - 株式会社三丰
  • 1997-07-17 - 2003-04-16 - H03M7/12
  • 第一和第二移位寄存(1和2)分别有4位×N和4位×M,用于从LSD和MSD起4位4位地储存操作结果的BCD和要译码的BIN数据。D-F/F(5)储存第一寄存(1)的输出和中间结果,将其输出经第一选择(3)供给运算/逻辑电路(6)。第二选择(4)选择第二寄存(2)的输出供给该电路。该电路对第一寄存(1)的数据乘16,将结果加到第二寄存(2)的4位数据上并做进位处理。在移位时钟SCK(1)的前半周将电路的输出DO存在D-F/F(5)中,并在后半周存在第一寄存(1)中。第一寄存(1)做一周,而第二寄存(2)只移位一
  • 译码电路
  • [发明专利]多地址空间的块传输指令的控制方法及其装置-CN200510061779.9无效
  • 沈海斌;季爱明 - 浙江大学
  • 2005-12-02 - 2006-05-24 - G06F9/30
  • 本发明公开了多地址空间的块传输指令的控制方法及其装置。该方法步骤如下:1)译码得到块传输类别码;2)根据块传输类别码,选通源器件和目的器件;3)根据源地址寄存读源器件;4)根据目的地址寄存写目的器件;5)调整源地址寄存、目的地址寄存传输总长寄存;6)判断传输总长寄存的值是否为0,当其为0时,块传输过程结束;当其不为0时,继续步骤3)~6)。在不添加额外模块的基础上,把本发明的块传输控制装置嵌入到普通处理的体系结构中,即可实现该块传输指令;且传输过程中可以通过软件设置源/目的器件地址、传输数据总长以及传输步长。
  • 地址空间传输指令控制方法及其装置
  • [发明专利]选通驱动电路和使用该选通驱动电路的显示装置-CN201210509754.0有效
  • 尹重先 - 乐金显示有限公司
  • 2012-12-03 - 2014-02-12 - G09G3/20
  • 本文的该实施方式涉及选通驱动电路和使用该选通驱动电路的显示装置,选通驱动电路和显示装置包括多个移位寄存。所述选通驱动电路包括:多个移位寄存,其中,所述多个移位寄存中的每一个均被配置为包括顺序地输出选通信号的多个,其中,当输入了被产生为第一逻辑电平电压的第k SR选择信号时,激活第k移位寄存,而当输入了被产生为第二逻辑电平电压的第k SR选择信号时,不激第k移位寄存活,其中,k是等于或小于所述多个移位寄存的数量的自然数。
  • 驱动电路使用显示装置
  • [发明专利]一种提升指令并行性的寄存选择优化方法-CN202111354015.4在审
  • 胡勇华;张鑫;王书盈 - 湖南科技大学
  • 2021-11-16 - 2022-02-11 - G06F8/41
  • 本发明公开了一种提升指令并行性的寄存选择优化方法,其步骤包括:1)描述指令与指令子集之间的映射关系;2)分析与候选者所在指令相关的其他指令中已经使用的寄存,如果除这些寄存外还有未被分配的寄存,则跳转到第4)步;否则,执行下一步;3)找到同时包含分配候选者及其候选寄存的指令子集,以单个候选寄存为单位分别计算指令子集数量和包含候选寄存的指令数量;4)为各寄存分配候选者选择对依赖关系影响最少的寄存本发明充分考虑了指令间的逻辑并行关系,能在尽量少的指令子集和尽量少的指令范围内引起额外的指令间数据依赖关系,从而有利于提升指令调度的自由度,得到指令并行度更高的目标代码。
  • 一种提升指令并行寄存器选择优化方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top