本发明公开了一种带有两个周期的高速ROM电路,包括中央处理器、存储控制模块、ROM存储器、第一加密模块、RAM存储器、第二加密模块、EEPROM存储器和第三加密模块,所述中央处理器和存储控制模块连接,所述ROM存储器和第一加密模块连接,所述RAM存储器和第二加密模块连接,所述EEPROM存储器和第三加密模块连接;所述ROM存储器、第一加密模块、RAM存储器、第二加密模块、EEPROM存储器和第三加密模块均与中央处理器连接;所述ROM存储器包含两个周期,分别为active mode和low power mode。