专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果579311个,建议您升级VIP下载更多相关专利
  • [实用新型]动态仿真声音电子电路-CN201620316877.6有效
  • 曾仲庆 - 海南赛威科技有限公司
  • 2016-04-15 - 2016-08-24 - H04R3/00
  • 本实用新型涉及动态仿真声音电子电路,包括:信号整理芯片和声音即时运算芯片,所述信号整理芯片与所述声音即时运算芯片连接,所述信号整理芯片与信号输入端连接,所述声音即时运算芯片与信号输出端连接。本实用新型由信号整理芯片接收信号输入端输入的触发信号,并对信号进行采样、整理并重新排列成数字方式,以驱动声音即时运算芯片按照真实原声音的效果,并根据预先编写好程序规则对声音片断处理,由到信号输出端将声音信号输出至外部电路
  • 动态仿真声音电子电路
  • [实用新型]芯片封装结构-CN202021815421.7有效
  • 孟宪余;周新书;王志 - 北京爱芯科技有限公司
  • 2020-08-26 - 2021-03-23 - H01L23/49
  • 本申请提供了一种芯片封装结构,包括:一基板;一运算单元,其设置于所述基板上,所述运算单元设置有公共CA引脚;一第一存储芯片,其设置于所述运算单元上,所述第一存储芯片设置有第一CA引脚,所述第一CA引脚与所述公共CA引脚电连接;一第二存储芯片,其设置于所述第一存储芯片上,所述第二存储芯片设置有第二CA引脚,所述第二CA引脚与所述公共CA引脚电连接;以及,一封装层,其设置于所述基板上,并将所述运算单元、所述第一存储芯片以及所述第二存储芯片封装于其内
  • 芯片封装结构
  • [发明专利]数字化电能质量监测装置-CN201110434001.3有效
  • 舒荣勇;舒观澜;戴维;杨新弟;陈秀娟;杨瑛;曹有富 - 上海利思电气有限公司
  • 2011-12-21 - 2013-06-26 - G01R31/00
  • 本发明涉及一种数字化电能质量监测装置,包括电源模块、数据采集模块、运算放大器、A/D转换芯片、控制芯片和显示屏;所述的数据采集模块的输出端与运算放大器连接,所述的运算放大器通过A/D转换芯片与控制芯片连接,所述的控制芯片与显示屏连接;所述的数据采集模块采集外部电流和电压数据,经运算放大器信号调理后传输给A/D转换芯片,该A/D转换芯片将其转换成数字信号后传输给控制芯片,控制芯片对接收到的数据继续计算得到电能质量数据,显示屏需要显示时,控制芯片将相应电能质量数据发送给显示屏进行显示。
  • 数字化电能质量监测装置
  • [发明专利]非易失性FPGA芯片-CN201310178583.2在审
  • 冯新鹤 - 上海集成电路研发中心有限公司
  • 2013-05-14 - 2013-09-04 - G11C16/02
  • 一种非易失性FPGA芯片,用于消费类电子产品或便携式电子产品,包括:一FPGA运算单元;一一体式非易失性存储单元,包括多个存储阵列,用于存储FPGA运算单元所需的配置数据;芯片控制单元,分别与非易失性存储器单元、FPGA运算单元连接,用于控制芯片的工作模式;时钟单元,用于向芯片控制单元和FPGA运算单元提供时钟信号;电压转换单元,用于将外部电压信号转换为供FPGA芯片使用的电压信号;其中,各单元分别设置于同一衬底的不同区域,并共同封装为非易失性FPGA芯片。其芯片设计难度相对更为容易、成本较低,上电后可快速获得FPGA功能。
  • 非易失性fpga芯片
  • [发明专利]用于安全认证双接口移动终端Ukey-CN201410366160.8在审
  • 叶伟强 - 叶伟强
  • 2014-07-23 - 2016-02-10 - H04L9/32
  • 本发明提供了一种用于安全认证双接口移动终端Ukey,主要由USB接口(1),Micro USB或Lightning接口(2),及加解密运算芯片集成电路板(3)组成。其中USB接口(1)设置在与加解密运算芯片集成电路板(3)一端,Micro USB或Lightning接口(2)设置在与加解密运算芯片集成电路板(3)另一端。USB接口(1)的焊接脚与核心加解密运算芯片集成电路板(3)的电路对应焊接,实现有线方式传输数据;Micro USB或Lightning接口(2)与核心加解密运算芯片集成电路板(3)的电路对应焊接,实现有线方式传输数据,用于配合加解密运算芯片集成电路板组成有线安全防护套件。
  • 用于安全认证接口移动终端ukey
  • [发明专利]用于安全认证双接口移动终端Ukey-CN201510429855.0在审
  • 叶伟强 - 叶伟强
  • 2015-07-20 - 2017-05-24 - H04L29/06
  • 本发明提供了一种用于安全认证双接口移动终端Ukey,主要由USB接口(1),Micro USB或Lightning或Type C接口(2),及加解密运算芯片集成电路板(3)组成。其中USB接口(1)设置在与加解密运算芯片集成电路板(3)一端,Micro USB或Lightning或Type C接口(2)设置在与加解密运算芯片集成电路板(3)另一端。USB接口(1)的焊接脚与核心加解密运算芯片集成电路板(3)的电路对应焊接,实现有线方式传输数据;Micro USB或Lightning或Type C接口(2)与核心加解密运算芯片集成电路板(3)的电路对应焊接,实现有线方式传输数据,配合加解密运算芯片集成电路板组成有线安全防护套件。
  • 用于安全认证接口移动终端ukey
  • [发明专利]伺服驱动器芯片的浮点数计算方法、装置及系统-CN202111575574.8在审
  • 张碧陶 - 广东技术师范大学
  • 2021-12-22 - 2022-03-29 - G06F7/499
  • 本发明涉及一种伺服驱动器芯片的浮点数计算方法、装置及系统。其中,伺服驱动器芯片的浮点数计算方法,包括:在伺服驱动器芯片设置浮点数加减运算器,所述浮点数加减运算器的浮点数加减运算包括以下步骤:S1、将两个进行浮点数运算的浮点数的阶码对齐;S2、将阶码对齐后的两个浮点数的尾数的加减运算;S3、将加减运算的结果进行规格化;S4、根据运算结果的阶码的值来判断是否产生溢出,若产生溢出则进行溢出处理。本发明公开的伺服驱动器芯片的浮点数计算方法、装置及系统,使得浮点数的加减运算的计算量大幅度降低,从而降低伺服驱动器芯片处理速度、内存等方面的需求,进而降低伺服驱动器的生产成本。
  • 伺服驱动器芯片浮点计算方法装置系统
  • [实用新型]慢启动控制电路-CN202222958257.0有效
  • 郭贤宗 - 灵山县匠星玩具有限公司
  • 2022-11-07 - 2023-03-28 - H02M1/36
  • 本申请涉及一种慢启动控制电路,包括:输入电源、输出接口、第一电阻、第二电阻、第三电阻、第四电阻、第一电容、运算放大器芯片和输出控制电路;其中,第三电阻为可调电阻;运算放大器芯片中包括至少一个运算放大器。输入电源的正极连接输出接口的正极;连接运算放大器芯片的电源管脚;依次连接第二电阻、第三电阻、第一电容的正极后连接运算放大器的同相输入端。输入电源的负极接地,还连接所述第一电容的负极;运算放大器的反相输入端通过第一电阻接地;运算放大器芯片其中一个管脚进行接地;第四电阻连接在运算放大器的输出端和反相输入端之间;运算放大器的输出端通过输出控制电路连接输出接口
  • 启动控制电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top