专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果3602202个,建议您升级VIP下载更多相关专利
  • [发明专利]译码数据处理方法及装置-CN202311141260.6在审
  • 郑涛;邱勇 - 北京融为科技有限公司
  • 2023-09-06 - 2023-10-13 - G06F12/0882
  • 本说明书实施例提供译码数据处理方法及装置,其中译码数据处理方法包括:确定初始数据,基于预设处理规则从初始数据中读取待译码数据;对待译码数据进行译码处理,得到译码数据;基于预设切分规则将译码数据进行切分,通过确定初始数据,基于预设处理规则从初始数据中读取待译码数据;对待译码数据进行译码处理,得到译码数据;基于预设切分规则将译码数据进行切分,得到分片数据;其中,分片数据为多行多列;基于分片数据的行列信息将分片数据存储至对应的内存页中
  • 译码数据处理方法装置
  • [发明专利]一种CMMB接收机中低功耗LDPC译码装置及实现方法-CN201010217685.7有效
  • 李刚 - 上海华虹集成电路有限责任公司
  • 2010-07-02 - 2012-01-11 - H04W52/02
  • 本发明提供一种CMMB接收机中低功耗LDPC译码装置,由LDPC译码器、电源控制单元和控制寄存器单元构成。其中LDPC译码器由初始化单元、迭代译码单元、译码输出单元以及译码控制单元构成。电源控制单元为LDPC译码器提供供电电源,且控制LDPC译码器的工作状态,从而达到节省动态和漏电功耗的目的。同时控制寄存器单元为LDPC译码器保存和提供基带芯片控制信息以及LDPC译码器在休眠状态前的内部状态信息。同时本发明还提供一种低功耗LDPC译码装置的实现方法。通过本发明能够有效降低译码器漏电功耗和动态功耗,从而降低应用中接收机芯片的功耗。
  • 一种cmmb接收机功耗ldpc译码装置实现方法
  • [发明专利]极性码的译码方法和译码-CN201310073607.8有效
  • 李斌;沈晖 - 华为技术有限公司
  • 2013-03-07 - 2017-09-29 - H03M13/00
  • 本发明实施例提供一种Polar码的译码方法和译码器。该译码方法包括将长度为N的第一Polar码分为相互耦合的m个第二Polar码,其中每个第二Polar码的长度为N/m,N和m为2的整数幂且N>m;对m个第二Polar码独立地进行译码,获取m个第二Polar码的译码结果;根据m个第二Polar码的译码结果,得到第一Polar码的译码结果。本发明实施例将长度为N的Polar码分为相互耦合的多段Polar码,对分段后的Polar码独立译码,然后对独立译码的结果联合处理得到原始Polar码的译码结果,这样不必顺序地对N个比特进行译码,能够提高Polar码的译码灵活度。
  • 极性译码方法译码器
  • [发明专利]码率兼容的LDPC-RS二维乘积码的编码与译码方法-CN201310251041.3有效
  • 李雅琪;刘勃;归琳;熊箭;侯金鑫 - 上海交通大学
  • 2013-06-21 - 2013-10-02 - H03M13/11
  • 一种通信系统中信道编译码技术领域的针对码率兼容的DPC-RS二维乘积码的编码与译码方法,通过采用码率兼容的LDPC码字作为成分码字,构造码率兼容的LDPC-RS二维乘积码字,结合码率兼容的特点,实现了“部分译码”的功能从而降低了接收端的存储复杂度、接受延迟和译码复杂度。一方面,该译码框架可根据估计的信道质量信息选择相应的译码方案以及初始的译码接收码率;另一方面,该译码框架将多种译码方法巧妙地结合起来,在译码的不同阶段采用最适用的译码方法,以达到优化译码性能,降低计算复杂度的目的
  • 兼容ldpcrs二维乘积编码译码方法
  • [发明专利]一种具有低运算复杂度的卷积码快速译码方法-CN201210001258.4有效
  • 杨杰;崔诵祺 - 北京理工大学
  • 2012-01-04 - 2012-06-27 - H03M13/23
  • 本发明公开了一种具有低运算复杂度的卷积码快速译码方法,属于数字通信中的信道编译码技术领域。本方法充分利用现有数字通信系统中数据帧结构特点,采用帧头辅助卷积译码,同时综合考虑代数译码和概率译码的优势,将二者融入到一种译码体系结构中,使得新译码方法既具有接近代数译码的运算复杂度,又具有不亚于概率译码的纠错性能使用此方法,译码器可以节省硬件资源,提高通信系统工作速率,保证实时输出译码数据,特别是在信道情况较好的环境下,能够大幅度降低译码复杂度,具有良好的应用前景。
  • 一种具有运算复杂度卷积码快速译码方法
  • [发明专利]一种极化码与重复码级联的纠错编码方法-CN201610847488.0有效
  • 屈代明;王涛;江涛 - 华中科技大学
  • 2016-09-21 - 2018-02-02 - H03M13/13
  • 本发明公开了一种极化码与重复码级联的纠错编码方法,在发送端采用重复码作为外码,极化码作为内码;接收端译码器采用修正的SCL译码算法进行译码;在纠错性能上,本发明提供的码编码方法的误帧率性能可显著超越采用SCL译码算法或者CRC‑aided SCL译码算法下的极化码误帧率性能,并可明显突破SCL译码算法不可突破的最大似然界限;在工程实现上,本发明外码采用重复码,外码编码器的存储复杂度极低,编码简单,译码采用修正的SCL译码算法,译码过程中内码极化码与外码重复码的比特判决联合进行,相对于原始SCL译码算法以及CRC‑aided SCL译码算法无译码复杂度的提升,有利于工程实现。
  • 一种极化重复级联纠错编码方法
  • [发明专利]字线译码电路和存储器-CN201710011838.4有效
  • 胡剑 - 上海华虹宏力半导体制造有限公司
  • 2017-01-06 - 2019-04-16 - G11C8/10
  • 一种字线译码电路和存储器,字线译码电路包括:电压检测电路,适于比较擦除电压与阈值以输出检测电压;译码偏置电压产生电路,适于根据检测电压产生译码偏置电压;字线偏置电压产生电路,适于根据检测电压产生字线偏置电压;当擦除电压大于等于阈值时,译码偏置电压和字线偏置电压均被上拉至第一电源电压,当擦除电压小于阈值时,译码偏置电压和字线偏置电压被下拉至地线电压,第一电源电压大于地线电压;译码电路,适于接收擦除电压和译码偏置电压,对数据信号进行译码以输出译码结果;选择电路,适于根据译码结果,在擦除电压和字线偏置电压中选择其中一个作为字线信号。本发明方案在保证译码准确性的同时节约了功耗。
  • 译码电路存储器
  • [发明专利]一种LDPC码的迭代译码方法及装置-CN200610099314.7有效
  • 李立华;温娜;路唯佳;刘翔;张平;王吉滨;吴和兵 - 华为技术有限公司;北京邮电大学
  • 2006-07-13 - 2008-01-16 - H03M13/11
  • 本发明涉及一种LDPC码的译码方法及装置,首先根据设定预定的迭代次数和最大迭代次数。每次迭代译码后,对输出的译码码字c,检查校验方程cHT=0是否满足,若满足,确定译码成功,结束译码过程;否则,若迭代次数大于或等于预定的迭代次数,则判断译码码字c中码元的LLR(对数似然比)绝对值的均值的方差是否超过预先设定的固定门限值,若满足则继续进行迭代译码,否则,确定译码失败,结束译码过程。同时若迭代次数达到预先设定的最大迭代次数,译码仍未成功,则确定译码失败。本发明即避开了现有技术中根据信道状况等不同条件需要设置不同停止准则门限的缺陷,又可以很快判断出译码状态变化,继而节省了大量计算。
  • 一种ldpc译码方法装置
  • [发明专利]一种基于动态调度的BP迭代译码方法及系统-CN201810137374.6有效
  • 尹航;王玉环;董敬茹;杨占昕 - 中国传媒大学
  • 2018-02-10 - 2021-04-16 - H03M13/11
  • 本发明公开一种基于动态调度的BP迭代译码方法及系统,包括获取校验矩阵、待译码向量以及最大迭代次数;根据校验矩阵对待译码向量进行初始化;根据初始概率消息的对数似然比值,确定重新排序的校验节点集合;根据重新排序的校验节点集合对待译码向量进行迭代计算,确定当前译码向量;判断校验矩阵与当前译码向量的乘积向量是否为零向量,若是,则结束译码操作;否则继续迭代计算;或者判断当前迭代次数是否达到最大迭代次数,若是,则结束译码操作;否则继续迭代计算。本发明根据校验矩阵对待译码向量进行初始化,进而重新排序的校验节点集合,以确定译码向量,从而可加速译码算法的收敛,可降低误码率,提升译码性能。
  • 一种基于动态调度bp译码方法系统
  • [发明专利]迭代译码方法、装置、存储介质和电子设备-CN202310474422.1有效
  • 檀甲甲;倪海峰;丁克忠 - 南京创芯慧联技术有限公司
  • 2023-04-28 - 2023-08-01 - H03M13/29
  • 本发明提供了一种迭代译码方法、装置、存储介质和电子设备,涉及通信技术领域。该方法包括:若检测到译码失败的码块数量符合目标条件时,将本次迭代译码的迭代终止条件设置为第一条件,若检测到译码失败的码块数量不符合目标条件时,将本次迭代译码的迭代终止条件设置为第二条件,本次迭代译码在满足第一条件时终止迭代早于本次迭代译码在满足第二条件时终止迭代;基于迭代终止条件进行本次迭代译码。在本申请实施例中,迭代译码的迭代次数可以根据译码失败的码块数量动态调整,在保证译码性能的同时,也降低了译码系统宕机情况的出现。
  • 译码方法装置存储介质电子设备
  • [发明专利]基于SSD数据保护的LDPC译码方法和装置-CN201910239894.2有效
  • 管金新;郭超 - 深圳忆联信息系统有限公司
  • 2019-03-27 - 2023-04-28 - H03M13/11
  • 本申请涉及一种基于SSD数据保护的LDPC译码方法、装置、计算机设备和存储介质,其中该方法包括:获取基于SSD数据保护的LDPC译码请求;根据所述基于SSD数据保护的LDPC译码请求在SSD开始读取数据后,将LDPC模块打开;根据RBER的大小自适应选择相应的初始LLR和最小影响因子,并开始进行LDPC译码;判断译码是否成功;若译码成功则送出数据,若译码不成功则根据当前译码器的迭代情况重新选择最小影响因子并重新开始进行LDPC译码。本发明提高译码器的纠错性能,降低对颗粒Read Retry频率,同时也会提高译码器的译码效率,最终达到提高SSD读性能和延长SSD生命周期的目的。
  • 基于ssd数据保护ldpc译码方法装置
  • [发明专利]基于RMP调度的部分并行QC-LDPC译码方法-CN201310676642.9无效
  • 郑浩;李林涛;李祥明 - 北京理工大学
  • 2013-12-11 - 2014-03-05 - H03M13/11
  • 本发明涉及一种基于行消息传递(RMP)调度的部分并行QC-LDPC译码方法,属于通信技术领域。本发明在采用基于RMP调度的最小和译码算法的QC-LDPC译码器中实现部分并行的译码结构,在每次迭代译码的过程中,较最小和译码算法减少了近一半的迭代延时;针对QC-LDPC校验矩阵具有的准循环特点,采用了部分并行处理的译码结构,将校验矩阵进行分区,在分区内进行并行迭代译码译码延时和每个分区内译码并行度呈线性反比关系,成倍地提高了译码器的吞吐量,并且保证了此并行方式与串行的RMP方式具有相同的性能,使LDPC译码器适应高速数据处理的要求
  • 基于rmp调度部分并行qcldpc译码方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top