专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果9477801个,建议您升级VIP下载更多相关专利
  • [实用新型]一种低功耗集成电路测试生成器-CN201220339561.0有效
  • 王义;陈世国;阮方鸣 - 贵州师范大学
  • 2012-07-13 - 2013-01-02 - G01R31/3183
  • 本实用新型公开了一种低功耗集成电路测试生成器,它包括时钟脉冲和被测电路(6),时钟脉冲(CLK)分别与循环计数器(1)和与门(3)电连接,循环计数器(1)分别与二输入或非门(4)和异或门阵列(5)电连接,二输入或非门(4)与与门(3)电连接,与门(3)与线性反馈移位寄存器(2)电连接,线性反馈移位寄存器(2)与异或门阵列(5)电连接,异或门阵列(5)与被测电路(6)电连接;解决了采用普通的同步二进制加法计数器等器件制成的测试向量生成器存在的电路器件多,线路结构复杂,价格高,容易出现错码等问题。
  • 一种功耗集成电路测试生成器
  • [发明专利]电压弧检测电路及其控制方法-CN202210299527.3在审
  • 刘力;张小彬 - 固赢科技(深圳)有限公司
  • 2022-03-25 - 2023-09-29 - G01R31/14
  • 该电路包括:整流电路、积分电路、平均滤波电路、与非门逻辑电路、或非门逻辑电路以及比较器;与非门逻辑电路的第一信号输出端与功率输出设备连接;功率输出设备与整流电路连接;整流电路分别与积分电路以及平均滤波电路连接;积分电路的第二信号输出端以及平均滤波电路的第三信号输出端与比较器连接;或非门逻辑电路包含第四信号输出端、第一时序信号输入端以及第二时序信号输入端,比较器的第五信号输出端以及第一时序信号输入端与与非门逻辑电路连接
  • 电压检测电路及其控制方法
  • [实用新型]一种心电信号采集处理系统-CN201620113645.0有效
  • 何月顺;徐伟;吴有用 - 东华理工大学
  • 2016-02-01 - 2016-06-29 - A61B5/0402
  • 本实用新型公开了一种心电信号采集处理系统,包括芯片U1、非门F1、或非门F2、电阻R1、驻极体Y、三极管VT1和电池组E,所述电池组E负极连接蜂鸣器B1,电池组E正极连接电阻R11、三极管VT2集电极、电阻R1、电阻R5、电阻R7、电位器RP1、电位器RP1滑片、电阻R10、或非门F2一个输入端和芯片U1引脚3。本实用新型心电信号采集处理系统采用门电路设计,电路结构简单,体积小,成本低,抗干扰能力强,能够准确监控心跳异常情况,并通过扬声器B及时报警,同时还设有电源欠压报警功能,便于病人及时更换电源,功能实用,使用方便
  • 一种电信号采集处理系统
  • [发明专利]阵列基板栅极驱动电路-CN201611260111.1在审
  • 汪丽芳;赵莽 - 武汉华星光电技术有限公司
  • 2016-12-30 - 2017-03-08 - G09G3/36
  • 本发明提供一种阵列基板栅极驱动电路,包括多级驱动单元,每一级驱动单元包括或非门信号处理模块、锁存模块、与非门信号处理模块、缓冲模块;或非门信号处理模块根据接收的上一级驱动单元的级传信号和下一级驱动单元的级传信号输出本级的第一控制信号和本级的第二控制信号;锁存模块根据接收的上一级驱动单元的锁存模块输出的电平信号、本级的第一控制信号和本级的第二控制信号输出本级的电平信号;与非门信号处理模块根据接收时钟信号和本级的电平信号输出本级的处理信号;缓冲模块对本级的处理信号进行反相
  • 阵列栅极驱动电路
  • [发明专利]关键路径复制方法及装置-CN202210744202.1在审
  • 尹首一;于义;魏少军 - 清华大学
  • 2022-06-28 - 2022-10-18 - G06F30/32
  • 本发明公开了一种关键路径复制方法及装置,其中该方法包括:根据芯片的关键路径时序报告,确定芯片的关键路径信息;根据关键路径信息,构建关键路径拓扑结构;通过在关键路径拓扑结构的各个节点中,插入反相器,对关键路径拓扑结构中各节点的扇出值进行校准,得到第一关键路径副本;通过在第一关键路径副本的末端,插入或非门,对第一关键路径副本的时序进行校准,得到第二关键路径副本;对第二关键路径副本末端插入的或非门进行增减,直到第二关键路径副本的版图的延时大于等于关键路径信息的延时
  • 关键路径复制方法装置
  • [发明专利]一种用于Buck变换器的轻载软关断电路-CN201610370019.4在审
  • 明鑫;李要;何烨;王卓;张波 - 电子科技大学
  • 2016-05-27 - 2016-10-12 - H02H7/12
  • 电压采样电路的输出端接PWM比较器的负输入端;PWM比较器的正输入端分别接基准电压和软关段信号,定时器和PWM比较器的输出端接SR触发器的S输入端;SR触发器的R输入端接定时器的输出端;SR触发器的输出端接或非门的一个输入端,或非门的另一个输入端接控制电路的输入端;控制电路的一个输入端接过零检测电路的输出端,另一个输入端接使能信号;或非门的输出端接PMOS功率管的栅极;所述控制电路用于在使能信号关段的时候,控制PMOS功率管延迟一端时间关段
  • 一种用于buck变换器轻载软关断电

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top