专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果3062961个,建议您升级VIP下载更多相关专利
  • [发明专利]读写方法及存储器装置-CN202010249662.8在审
  • 寗树梁 - 长鑫存储技术有限公司
  • 2020-04-01 - 2021-10-12 - G06F3/06
  • 本发明提供一种读写方法及存储器装置,所述读写方法为,对存储器装置施加读命令,所述读命令指向地址信息,从所述读命令所指向的地址信息对应的存储单元中读取待读出数据,若所述待读出数据发生错误,则将所述读命令所指向的地址信息标记为无效,并将所述读命令所指向的地址信息与所述标记按预设规则备份在非易失性存储单元中。本发明读写方法在用户对存储器装置执行读写操作时将有效的存储单元与失效的存储单元进行实时区分,避免数据错误或者数据丢失,大大提高了存储器装置的可靠性及寿命;同时,还将所述读命令所指向的地址信息与所述标记按预设规则备份在非易失性存储单元中,以作为后续读写操作的依据,大大提高了存储器装置的运行速度。
  • 读写方法存储器装置
  • [发明专利]一种并行异步存储器及其数据读取方法-CN201110247848.0有效
  • 刘奎伟;苏志强 - 北京兆易创新科技有限公司
  • 2011-08-24 - 2012-02-22 - G11C16/02
  • 本申请提供了一种并行异步存储器及其数据读取方法,其中,一种并行异步存储器设置有冗余单元,并且还包括:冗余寄存器,用于记录存储器阵列出错的地址和数据位信息;比较电路,用于在判定为采用正常读操作normalread读取数据时,比较当次读取地址中的高位地址,以及,冗余寄存器中记录的存储器阵列出错的地址中的高位地址是否一致;若是,则触发译码电路;译码电路,用于确定所述存储器阵列出错的地址中,出错的低位地址和数据位信息;读出电路,用于从当次读取地址中读出数据;替换电路,用于根据所述出错的低位地址和数据位信息,对所述读出数据中相应地址和数据位上的数据,用冗余数据进行替换,形成新的读出数据;寄存器,用于锁存所述新的读出数据本申请可以提高并行异步存储器page??read的速度,同时不影响并行异步存储器normal??read的速度。
  • 一种并行异步存储器及其数据读取方法
  • [发明专利]任务管理装置、方法、图形处理器及电子设备-CN202310972191.7有效
  • 请求不公布姓名 - 摩尔线程智能科技(北京)有限责任公司
  • 2023-08-03 - 2023-09-29 - G06F3/06
  • 本公开涉及芯片领域,提出一种任务管理装置、方法、图形处理器及电子设备,本公开的任务管理装置包括任务产生器、存储器、控制器、第一仲裁单元、着色器,存储存储任务信息并输出第一指示信息,控制器在接收到第一指示信息存储任务信息存储地址,并输出控制器上存储的排序最先的存储地址;第一仲裁单元从接收到的存储地址中选择一个输出至着色器;着色器从存储器处读出该存储地址存储的任务信息,执行该任务信息对应的计算任务。本公开实施例的任务管理装置只使用一个存储存储来自多个任务产生器的任务信息,只需要一个控制器进行存储器的管理,使得任务信息存储器中可以灵活存储,并且不需要多队列,可以降低电路面积和功耗。
  • 任务管理装置方法图形处理器电子设备
  • [发明专利]处理器用指令存储系统-CN201310722652.1有效
  • 郑茳;肖佐楠;匡启和;竺际隆;张艳丽;李利 - 苏州国芯科技有限公司
  • 2013-12-24 - 2017-03-22 - G06F12/02
  • 本发明提供一种处理器用指令存储系统,包括CPU处理单元、指令存储器和高速缓存单元;所述高速缓存单元包括地址路径模块、数据路径模块、控制逻辑模块和指令存储模块;所述指令存储模块存储若干个指令段,该指令段由指令地址位、指令状态位和指令数据位组成,指令数据位用于存储来自指令存储器的指令信息,所述指令地址位用于存储指令数据位中指令信息在指令存储器中对应的指令地址信息,指令状态位用于标识所述指令段中指令信息是否有效;所述指令存储模块包括指令数据寄存器、指令地址寄存器、状态寄存器。本发明方便了cache的flush操作,且在CPU对指令存储器执行编程操作后,可以支持仅清除掉缓存中该编程地址对应的指令段,大大缩短了原有技术在遇到CPU对指令存储器执行编程操作时需要清除缓存的时间。
  • 处理器用指令存储系统
  • [发明专利]嵌入式安全文件管理系统-CN202011009730.X在审
  • 郑建建;王洪波;李平;李玮斌 - 北京百汇安科技有限公司
  • 2020-09-23 - 2021-01-05 - G06F16/11
  • 本发明公开了嵌入式安全文件管理系统,包括处理终端、处理器、操作接口、命令处理单元、文件存储单元、用户识别单元、断电防护单元、支付单元、打印单元;本发明系统中,文件存储单元内包括逻辑扇区表和预读取区,系统以FLASH每页的大小做为最小的存储单位,一个逻辑扇区即是一个FLASH存储页,使用时,根据用户卡或通过输入单元输入密码,并通过用户识别单元从文件存储单元中提取用户信息,并通过支付单元进行支付和余额操作,处理器异常掉电时,记录处理器存储阵列中预读取区中的地址信息,并存储地址信息至逻辑扇区表,电路恢复后,比对地址信息与预读取区域的地址映射相同时,将地址信息与其映射的预读取区进行读取,以保留数据的安全性。
  • 嵌入式安全文件管理系统
  • [发明专利]一种数据传输方法、装置及存储介质-CN202210068255.6在审
  • 石聪 - 大唐移动通信设备有限公司
  • 2022-01-20 - 2023-08-01 - G06F13/28
  • 本发明实施例提供了一种数据传输方法、装置及存储介质,应用于FPGA的方法包括:接收中央处理器CPU发送的描述符触发信息,描述符触发信息包括描述符存储地址信息;解析描述符触发信息,并根据解析获得的描述符存储地址信息,读取CPU中存储的多个描述符,并存储多个描述符,描述符包括数据搬移时间、数据源地址信息和数据目的地址信息;解析第i个描述符,并根据解析获得的第i个描述符包括的数据搬移时间,将CPU中第i个第一目标地址存储的数据搬移至FPGA中的第i个第二目标地址;i为1至n的整数,n表示多个描述符的数量。
  • 一种数据传输方法装置存储介质
  • [发明专利]车牌数据的索引结构建立方法、检索方法及装置-CN201410565937.3在审
  • 鞠伟;方鑫;周剑辉;邬征宇;梁超 - 杭州华为企业通信技术有限公司
  • 2014-10-21 - 2016-05-18 - G06F17/30
  • 本发明公开了一种车牌数据的索引结构建立方法、检索方法及装置,本发明中,从车牌数据库中依次提取每一个车牌数据,并针对提取的每一个车牌数据执行:将车牌数据以预先构建的车牌模型表示,对车牌模型普通字符区域中的信息进行运算,并将得到的运算值作为预设存储空间中的存储地址;将属性区域中的信息存储存储空间中存储地址对应的存储位置上。进行车牌检索过程中,获取基于预设的车牌模型表示的检索条件,提取检索条件的普通字符区域中存储信息;对提取到的信息进行运算,并将得到的运算值作为检索地址;在预设的存储空间中检索地址对应的存储位置处存储信息中匹配出对应的信息
  • 车牌数据索引结构建立方法检索装置
  • [发明专利]信息提供系统-CN97113836.2无效
  • 栗田秀子;幡野浩司 - 松下电器产业株式会社
  • 1997-06-17 - 2003-04-30 - G06F13/00
  • 通过考虑提供信息信息服务器侧的用户环境,不改变要提供的信息以及不增加从信息服务器送至信息终端的信息的数据量而提供具有大数据量的详细信息,并且,当把便携存储媒体用作本地信息存储装置时,便于对其进行访问、通过访问变换信息而向用户提供信息,变换信息指出特定信息(它要成为变换对象)存储状态的变换地址、表示与所述特定信息相对应的信息(它要成为变换候选)存储状态的变换候选地址以及所述两地址间的变换关系。
  • 信息提供系统
  • [发明专利]通信设备中形成与分析由信息元构成的信令报文的方法-CN94192665.6无效
  • H·哈梅尔 - 西门子公司
  • 1994-06-07 - 2000-07-05 - H04Q11/04
  • 在第一次分析或组成一个信令报文(sm)时,此报文具有一个报文信头(MK)和在其上附加的信息元(IE)(例如根据CCITT-建议Q.93B),信令报文(sm)被缓冲存储到缓冲存储器(ESP)中,并且借助一个地址产生程序(AGR)把确定信息元类型的信息(ti、ki)和缓冲存储器(ESP)中存储信息元特有的信息的起始地址(sia、csia)记录到辅助地址存储器(HAS)中,并且根据指出存在一个辅助地址存储器(HAS)的指示向进行进一步处理程序(WR)传送一个指示信息(hi)。缓冲存储的信令报文(sm′)的信息(ti、csi、si)可以借助调用程序(ABR)和辅助地址存储器(HAS)用进行进一步处理程序(WR)调用。利用本发明方法,一个要分析的或一个已组成的信令报文(sm)的信息元(IE)的缓冲存储信息(ti、csi、si)是可以用短的存取时间多次或尤其是部分调用。
  • 通信设备形成分析信息构成报文方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top