[发明专利]高能效FPGA实现的乱序并行最大流\最小割方法在审

专利信息
申请号: 202310121083.9 申请日: 2023-02-15
公开(公告)号: CN116302495A 公开(公告)日: 2023-06-23
发明(设计)人: 闫光耀;刘心哲;哈亚军;汪辉 申请(专利权)人: 上海科技大学
主分类号: G06F9/50 分类号: G06F9/50;G06F5/06
代理公司: 上海申汇专利代理有限公司 31001 代理人: 翁若莹;柏子雵
地址: 201210 上*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种高能效FPGA实现的乱序并行最大流\最小割方法。本发明将一个单层大型二维格状图折叠成一个多层小型格状图。此方法有两重好处:折叠网格架构可以储存并处理一个尺寸远大于处理器阵列尺寸的格状图;此架构还赋予二维处理器阵列垂直方向的自由度,使其可以利用垂直方向的自由度提高架构的并行潜力。通过本发明提出的折叠网格架构,使一个小尺寸的处理器阵列拥有处理一个尺寸远大于它的格状图的能力。同时此折叠网格架构可以利用折叠的轴对称性,大量减少数据在处理器阵列中的跨边界传输,从而减少数据移动带来的额外开销。本发明还提出了一种乱序并行执行技术,此技术可以充分挖掘折叠网格架构中的并行潜力。
搜索关键词: 能效 fpga 实现 并行 最大 最小 方法
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海科技大学,未经上海科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202310121083.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top