[发明专利]一种基于FPGA轻量级卷积加速器的设计方法在审
申请号: | 202110365541.4 | 申请日: | 2021-04-06 |
公开(公告)号: | CN113112002A | 公开(公告)日: | 2021-07-13 |
发明(设计)人: | 臧阳阳;张菁;张天驰 | 申请(专利权)人: | 济南大学 |
主分类号: | G06N3/04 | 分类号: | G06N3/04;G06N3/08 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 250022 *** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FPGA卷积加速的方法。首先通用处理器用于解析神经网络配置信息以及权值数据,并将神经网络配置信息以及权值数据写入RAM中,针对外存访问带宽限制,基于设计空间探索确定循环分块因子以最大化数据重用,从而提高整个网络的运算性能。然后FPGA从RAM中读取配置信息,用于生成FPGA加速器,接着通用处理器读入图片信息,并把它写入DRAM中,然后FPGA加速器从DRAM中读取图片数据并开始计算,并把计算结果写入DRAM中。本发明加速器使得各层能够同时部署在FPGA芯片上,并以流水线的方式运行,提高了运算性能和数据吞吐率。 | ||
搜索关键词: | 一种 基于 fpga 轻量级 卷积 加速器 设计 方法 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于济南大学,未经济南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/202110365541.4/,转载请声明来源钻瓜专利网。