[发明专利]一种矩阵向量乘法电路及计算方法有效
申请号: | 201910792384.8 | 申请日: | 2019-08-26 |
公开(公告)号: | CN110597487B | 公开(公告)日: | 2021-10-08 |
发明(设计)人: | 李祎;匡睿;秦一凡;缪向水 | 申请(专利权)人: | 华中科技大学 |
主分类号: | G06F7/523 | 分类号: | G06F7/523;G06F7/78 |
代理公司: | 华中科技大学专利中心 42201 | 代理人: | 李智;廖盈春 |
地址: | 430074 湖北*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种矩阵向量乘法电路及计算方法,矩阵向量乘法电路包括非易失存储器阵列、输入控制端、输出控制端、读取控制端,其中非易失存储器阵列用于存储右矩阵数据,并完成矩阵向量乘法过程;输入控制端用于接收外部输入的左矩阵向量参数,并根据待输入的左矩阵参数值在非易失存储器阵列的每一行输入相应的电压脉冲信号,将左矩阵向量参数输入到非易失存储器阵列中;本发明利用非易失存储器阵列存算一体的特性,将部分计算参数保存在非易失存储器阵列中并重复使用,通过使用阵列完成矩阵向量乘法计算过程,大大降低了矩阵向量乘法的计算消耗并提高了计算速度。 | ||
搜索关键词: | 一种 矩阵 向量 乘法 电路 计算方法 | ||
【主权项】:
1.一种矩阵向量乘法电路,其特征在于,包括非易失存储器阵列、输入控制端、输出控制端、读取控制端;/n所述非易失存储器阵列中的每个存储器单元均包括输入端、读取端、输出端,每一行的所有存储器单元的输入端分别与所述输入控制端相连,每一行的所有存储器单元的读取端分别与所述读取控制端相连,每一列的所有存储器单元的输出端分别与所述输出控制端相连;/n所述非易失存储器阵列用于存储右矩阵数据,并完成矩阵向量乘法过程;/n所述输入控制端用于接收外部输入的左矩阵向量参数,并根据待输入的左矩阵参数值在非易失存储器阵列的每一行输入相应的电压脉冲信号,将左矩阵向量参数输入到非易失存储器阵列中;/n所述输出控制端用于读取非易失存储器阵列中存储器单元的状态并输出;/n所述读取控制端用于分别在非易失存储器阵列的每一行上施加读取信号,控制非易失存储器阵列中存储器单元状态的读出。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华中科技大学,未经华中科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910792384.8/,转载请声明来源钻瓜专利网。