[发明专利]一种用于同步加速器的数字低电平系统有效
申请号: | 201910479885.0 | 申请日: | 2019-06-04 |
公开(公告)号: | CN110234196B | 公开(公告)日: | 2021-11-30 |
发明(设计)人: | 丛岩;许哲;王贤武;仪孝平;张瑞锋;李世龙;韩小东 | 申请(专利权)人: | 中国科学院近代物理研究所 |
主分类号: | H05H7/00 | 分类号: | H05H7/00 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 王胥慧 |
地址: | 730013 甘*** | 国省代码: | 甘肃;62 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种用于同步加速器的数字低电平系统,其特征在于,包括上位机和低电平系统,其中,低电平系统包括总线模块、内存模块、触发模块、时钟管理模块、模数变换模块、数字信号处理模块和数模变换模块;内存模块用于预设存储磁合金加载腔高频系统若干工作模式的波形;触发模块用于接收光触发信号;时钟管理模块用于设定取样时钟信号和工作时钟信号;模数变换模块用于采集磁合金加载腔高频系统的腔体电场取样信号并转换为数字信号;数字信号处理模块用于得到校正后的激励信号;数模变换模块用于将校正后的激励信号转换为模拟信号,发送至磁合金加载腔高频系统,本发明可广泛用于粒子加速器低电平控制技术领域中。 | ||
搜索关键词: | 一种 用于 同步加速器 数字 电平 系统 | ||
【主权项】:
1.一种用于同步加速器的数字低电平系统,其特征在于,包括上位机和低电平系统,其中,所述低电平系统包括内存模块、触发模块、时钟管理模块、模数变换模块、数字信号处理模块和数模变换模块;所述内存模块用于预设存储磁合金加载腔高频系统若干工作模式的波形;所述触发模块用于接收加速器控制系统发送的光触发信号;所述时钟管理模块用于设定所述磁合金加载腔高频系统的取样时钟信号和所述数字信号处理模块的工作时钟信号;所述模数变换模块用于根据设定的取样时钟信号,采集所述磁合金加载腔高频系统的腔体电场取样信号并转换为数字信号;所述数字信号处理模块用于根据光触发信号所包含的工作模式信息,读取所述内存模块内对应工作模式的波形,并根据该工作模式的波形,采用数字PI算法,对数字信号进行逻辑运算处理,得到校正后的激励信号;所述数模变换模块用于将校正后的激励信号转换为模拟信号,发送至所述磁合金加载腔高频系统,在所述磁合金加载腔高频系统内建立对应工作模式波形的电场,使得所述磁合金加载腔高频系统根据对应的工作模式对粒子进行加速;所述上位机连接所述低电平系统,用于实时监控所述低电平系统的工作,并为所述低电平系统的各用电部件供电。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院近代物理研究所,未经中国科学院近代物理研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910479885.0/,转载请声明来源钻瓜专利网。