[发明专利]使用端点临界传感器电路估计时序驰豫有效
| 申请号: | 201880025775.0 | 申请日: | 2018-02-26 |
| 公开(公告)号: | CN110520745B | 公开(公告)日: | 2022-06-14 |
| 发明(设计)人: | R·M·库茨;S·S·T·扎伊努恩;P·I·彭泽斯 | 申请(专利权)人: | 高通股份有限公司 |
| 主分类号: | G01R31/317 | 分类号: | G01R31/317;G01R31/3193;G06F11/07;H03K5/04 |
| 代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 傅远 |
| 地址: | 美国加利*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本公开的各个方面描述了使用芯片上的端点临界传感器来测量时序驰豫。传感器电路被附接到芯片上的敏感端点(例如,时序关键路径中的逻辑门),以便传感器电路接收端点的数据信号和时钟信号。传感器电路通过使数据信号延迟多于时钟信号来在数据信号和时钟信号之间引入偏斜,并且比较偏斜数据信号以确定是否由于引入的偏斜而发生了误差。与芯片在测试模式下的同时测试电路操作相比,通过以不同的延迟量延迟数据信号并且监测哪些延迟会导致误差,针对与芯片上实现的系统相关的电路,在芯片操作期间,数据信号和时钟信号中的时序驰豫量(例如,临界裕量)被测量。 | ||
| 搜索关键词: | 使用 端点 临界 传感器 电路 估计 时序 | ||
【主权项】:
1.一种用于估计芯片上的时序驰豫的电路,所述电路包括:/n连接件,用于接收被包括在所述芯片上的逻辑门的数据信号和时钟信号;/n至少一个缓冲器单元,被配置为通过使所述数据信号延迟多于所述时钟信号来偏斜所述数据信号和所述时钟信号;/n至少一个误差电路,被耦合到所述至少一个缓冲器单元中的相应缓冲器单元,并且被配置为:对于所述相应缓冲器单元,通过比较从所述相应缓冲器单元输出的延迟数据信号与附加数据信号来确定数据误差是否已经发生,所述附加数据信号被延迟少于从所述相应缓冲器单元输出的所述延迟数据信号;/n至少一个数据收集电路,被耦合到所述至少一个误差电路中的相应误差电路,并且被配置为:基于对所述相应缓冲器单元的所述数据误差的所述确定,来计算所述相应缓冲器单元的相应误差指示符;以及/n驰豫估计器电路,被配置为接收每个误差指示符,并且基于所述每个误差指示符来估计所述逻辑门的所述数据信号和所述时钟信号之间的时序驰豫量。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201880025775.0/,转载请声明来源钻瓜专利网。
- 上一篇:监测海底光缆
- 下一篇:电池机电开关装置诊断系统和方法





