[实用新型]一种同步时钟接口板有效
申请号: | 201821633162.9 | 申请日: | 2018-10-09 |
公开(公告)号: | CN209560535U | 公开(公告)日: | 2019-10-29 |
发明(设计)人: | 王云峰;陈建平;佘小宇;薄洪光;袁仁富 | 申请(专利权)人: | 南京泰通科技股份有限公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;H05K7/14 |
代理公司: | 江苏圣典律师事务所 32237 | 代理人: | 贺翔 |
地址: | 210039 江苏省*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型提供了一种同步时钟接口板,包括CPU核心板、时钟模块、CWDM合解波模块和高密度以太网交换模块。本实用新型通过集成CWDM光模块,同步时钟接口板可以替代外置专用光传输设备,提高设备集成度,通过增加同步时钟电路,给机箱提供卫星授时、外部专用时钟设备授时及IEEE1588授时能力,替代外部专用授时设备,提高设备集成度,通过增加高密度交换芯片,完成接入数据到各处理板交换转发,替代外部交换机,提高设备集成度。 | ||
搜索关键词: | 设备集成度 同步时钟 接口板 替代 外部 以太网交换模块 同步时钟电路 本实用新型 光传输设备 交换芯片 接入数据 时钟模块 授时设备 卫星授时 专用时钟 处理板 光模块 机箱 外置 交换机 转发 交换 | ||
【主权项】:
1.一种同步时钟接口板,其特征在于:包括CPU核心板、时钟模块、CWDM合解波模块和高密度以太网交换模块;所述的CPU核心板采用高性能嵌入式CPU和实时操作系统,对整个接口板进行配置、控制和管理;所述的时钟模块包括FPGA模块、恒温晶振模块和1588PHY模块,外部1588时钟经过1588PHY模块恢复出秒同步和25MHz时钟信号,FPGA通过对北斗\GPS、1588时钟和外部授时设备的选取产生控制信号,调整板内恒温晶振即原子钟的精度,再将1PPS、时钟以及TOD信号驱动后经背板发送给外部的处理板;所述的CWDM合解波模块采用CWDM无源模块,解波后的业务数据进入高密度以太网交换模块;所述的高密度以太网交换模块接口板集成有以太网交换芯片,将CWDM模块解波后的多路以太网和面板接入的电口以太网经过交换、分流、过滤后,经过背板分发给外部的处理板。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京泰通科技股份有限公司,未经南京泰通科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201821633162.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种支持PCIe M.2 SSD的转接卡
- 下一篇:PCIe型多通道转接板卡