[实用新型]电路有效

专利信息
申请号: 201821583438.7 申请日: 2018-09-27
公开(公告)号: CN208986909U 公开(公告)日: 2019-06-14
发明(设计)人: V·拉纳 申请(专利权)人: 意法半导体国际有限公司
主分类号: H03K5/00 分类号: H03K5/00
代理公司: 北京市金杜律师事务所 11256 代理人: 王茂华;张昊
地址: 荷兰阿*** 国省代码: 荷兰;NL
权利要求书: 查看更多 说明书: 查看更多
摘要: 本公开涉及使用电压倍增器电平移位时钟信号的电路。例如,一种电压倍增器电路,响应于接收到的时钟信号进行操作以对输入电压执行电压倍增操作以生成输出电压。电压倍增器电路包括一对中间节点,它们电容性地耦合以分别接收时钟信号的相反相位。第一CMOS驱动器电路耦合至一个中间节点并且具有被配置为生成电平移位输出时钟信号的一个相位的输出。第二CMOS驱动器电路耦合至另一中间节点并具有被配置为生成电平移位输出时钟信号的另一相位。
搜索关键词: 电平移位 中间节点 电压倍增器电路 输出时钟信号 电路耦合 时钟信号 电路 电容性地 电压倍增 接收时钟 使用电压 输出电压 输入电压 相反相位 耦合 倍增器 配置 输出 响应
【主权项】:
1.一种电路,其特征在于,包括:电压倍增器电路,具有被配置为接收第一电压的输入电压节点和被配置为生成从所述第一电压倍增的第二电压的输出电压节点,并且包括:第一中间节点和第二中间节点,分别电容性地耦合以接收第一时钟信号的相反相位,所述第一时钟信号的电压在地电压和第一电压电平之间改变;以及第三中间节点和第四中间节点,分别电容性地耦合以接收第二时钟信号的相反相位,所述第二时钟信号的电压在所述地电压和第二电压电平之间改变,所述第二电压电平大于所述第一电压电平;第一CMOS驱动器电路,具有耦合至所述第一中间节点的输入、耦合以接收电平移位电压的第一源极端子、第二源极端子以及被配置为生成从所述第一时钟信号进行电平移位的第三时钟信号的一个相位的输出;以及第二CMOS驱动器电路,具有耦合至所述第二中间节点的输入、耦合以接收电平移位电压的第一源极端子、第二源极端子以及被配置为生成从所述第一时钟信号进行电平移位的第三时钟信号的另一相位的输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体国际有限公司,未经意法半导体国际有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201821583438.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top