[发明专利]一种自适应卷积层硬件加速器设计方法有效
申请号: | 201811537915.0 | 申请日: | 2018-12-15 |
公开(公告)号: | CN109740731B | 公开(公告)日: | 2023-07-18 |
发明(设计)人: | 秦华标;曹钦平 | 申请(专利权)人: | 华南理工大学 |
主分类号: | G06N3/0464 | 分类号: | G06N3/0464;G06N3/063 |
代理公司: | 广州粤高专利商标代理有限公司 44102 | 代理人: | 何淑珍;江裕强 |
地址: | 510640 广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种自适应卷积层硬件加速器设计方法,该方法包括设计卷积层加速器方案池和自适应选取最优方案并生成硬件加速器。该方法首先对卷积层结构的特点与并行性进行分析,然后通过对硬件资源消耗与运行速度进行评估,设计了四种不同的加速器方案,将所有加速器方案存储在存储区中,并将该存储区称为加速器方案池,最后从输入源获取卷积层结构和参数,根据不同的卷积层结构选择相应的最优加速器方案,并生成最终硬件加速器。本发明通过设计卷积层加速器方案池和自适应选取最优方案并生成硬件加速器,不仅使硬件设计有更强的灵活性,还可以减少资源消耗并提高卷积层并行运算速度。 | ||
搜索关键词: | 一种 自适应 卷积 硬件 加速器 设计 方法 | ||
【主权项】:
1.一种自适应卷积层硬件加速器设计方法,其特征在于,该方法包括如下步骤:(1)对卷积层结构进行分析,针对不同的卷积层结构设计了四种不同的硬件加速器方案,并将四种不同的硬件加速器方案存储在加速器方案池中;(2)从输入源中获取卷积层结构与卷积层参数,然后根据卷积层结构从加速器方案池中选取最优加速器方案,并由加速器方案构建相应的卷积层加速器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华南理工大学,未经华南理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811537915.0/,转载请声明来源钻瓜专利网。