[发明专利]用于可测性设计的时钟网络结构有效
申请号: | 201811486505.8 | 申请日: | 2018-12-06 |
公开(公告)号: | CN109460625B | 公开(公告)日: | 2023-09-22 |
发明(设计)人: | 张志强;赵军;张心标;曾辉 | 申请(专利权)人: | 中科曙光信息产业成都有限公司;成都海光集成电路设计有限公司 |
主分类号: | G06F30/392 | 分类号: | G06F30/392;G06F115/12 |
代理公司: | 北京兰亭信通知识产权代理有限公司 11667 | 代理人: | 赵永刚 |
地址: | 610015 四川省成都*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种用于可测性设计的时钟网络结构。所述可测性设计的时钟网络结构包括顶层控制单元和模块控制单元,所述顶层控制单元由PLL时钟以及PLL分频时钟对应的时钟控制单元组成,所述模块控制单元由测试模块内部的时钟控制单元组成;所述顶层控制单元用于提供所述模块控制单元的时钟来源以及所述测试模块连接的时钟,所述模块控制单元用于提供所述测试模块内部逻辑结构测试的时钟。本发明能够根据测试目标在前期进行层次化网络设计,针对不同的测试模式进行灵活控制,便于设计人员管理和配置时钟。 | ||
搜索关键词: | 用于 可测性 设计 时钟 网络 结构 | ||
【主权项】:
1.一种用于可测性设计的时钟网络结构,其特征在于,所述时钟网络结构包括顶层控制单元和模块控制单元,所述顶层控制单元由PLL时钟以及PLL分频时钟对应的时钟控制单元组成,所述模块控制单元由测试模块内部的时钟控制单元组成;所述顶层控制单元用于提供所述模块控制单元的时钟来源以及所述测试模块连接的时钟,所述模块控制单元用于提供所述测试模块内部逻辑结构测试的时钟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中科曙光信息产业成都有限公司;成都海光集成电路设计有限公司,未经中科曙光信息产业成都有限公司;成都海光集成电路设计有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811486505.8/,转载请声明来源钻瓜专利网。