[发明专利]一种基于1T1R存储器的乘法器及运算方法有效
申请号: | 201811379932.6 | 申请日: | 2018-11-19 |
公开(公告)号: | CN109634557B | 公开(公告)日: | 2021-04-06 |
发明(设计)人: | 缪向水;黄晓弟;李祎 | 申请(专利权)人: | 华中科技大学 |
主分类号: | G06F7/523 | 分类号: | G06F7/523 |
代理公司: | 华中科技大学专利中心 42201 | 代理人: | 廖盈春;曹葆青 |
地址: | 430074 湖北*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: |
本发明公开了一种基于1T1R存储器的乘法器及运算方法,乘法器包括:1T1R矩阵A |
||
搜索关键词: | 一种 基于 t1r 存储器 乘法器 运算 方法 | ||
【主权项】:
1.一种基于1T1R存储器的乘法器,用于实现二位乘法,根据输入的数据a0a1和b0b1,计算积值s0~3,其特征在于,所述乘法器包括:1T1R矩阵A1、1T1R矩阵A2、1T1R矩阵A3以及外围电路;1T1R矩阵A1包括:4个1T1R器件R0A~R3A,分别用于存储计算4位初始输入数据S0A~3A=a0a1b0b1,R0A~R3A对应的字线控制信号为VWL0A~VWL3A,R0A~R3A对应的位线控制信号分别为VBL0,R0A~R3A对应的源线控制信号分别为VSL0A~VSL3A;1T1R矩阵A2包括:15个1T1R器件
分别用于存储中间计算结果![]()
对应的字线控制信号为![]()
对应的位线控制信号为VBL0,
对应的源线控制信号为
1T1R矩阵A3包括:4个1T1R器件R0B~R3B,用于计算并存储加法运算结果s0~3,R0B~R3B对应的字线控制信号为VWL0B~VWL3B,R0B~R3B对应的位线控制信号为VBL0,R0B~R3B对应的源线控制信号为VSL0B~VSL3B;所述的输入信号都由所述的外围电路控制及施加;所述1T1R矩阵A1、A2、A3计算所得的中间数据
和计算结果s0~3通过所述外围电路中的数据传输控制器实现数据读取输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华中科技大学,未经华中科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811379932.6/,转载请声明来源钻瓜专利网。
- 上一篇:一种乘累加器及累加输出方法
- 下一篇:可编程的混合精度运算单元