[发明专利]数据拼接结构、方法及其片上实现有效
申请号: | 201810547232.7 | 申请日: | 2018-05-31 |
公开(公告)号: | CN110554852B | 公开(公告)日: | 2021-11-12 |
发明(设计)人: | 方绍峡;于谦;王俊斌;隋凌志 | 申请(专利权)人: | 赛灵思公司 |
主分类号: | G06F7/14 | 分类号: | G06F7/14;G06F15/78 |
代理公司: | 北京展翼知识产权代理事务所(特殊普通合伙) 11452 | 代理人: | 张阳 |
地址: | 美国加利福尼亚*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 提出了一种数据拼接结构、方法及其片上实现。所述数据拼接结构用于将输入的M位宽数据拼接成N位宽数据进行输出,其中N≥M,并且包括:K个宽为M的缓存寄存器,其中M位宽的数据从K个缓存寄存器的尾端输入,以N位宽从所述K个缓存寄存器的首端输出,并且其中K=ceil(N/M)+1,ceil表示向上取整;指针寄存器,用于存储指示当前要读取的N位宽数据的起点的指针,其中所述指针的移动范围限于首段缓存寄存器内。该方案通过合理配置寄存器数量和指针位置,能够高效利用每个时钟节拍送入的数据,以实现对于高带宽系统(例如,神经网络计算平台)至关重要的数据高效转换。 | ||
搜索关键词: | 数据 拼接 结构 方法 及其 实现 | ||
【主权项】:
1.一种数据拼接结构,用于将输入的M位宽数据拼接成N位宽数据进行输出,其中N≥M,包括:/nK个宽为M的缓存寄存器,其中M位宽的数据从K个缓存寄存器的尾端输入,以N位宽从所述K个缓存寄存器的首端输出,并且其中K=ceil(N/M)+1,ceil表示向上取整;/n指针寄存器,用于存储指示当前要读取的N位宽数据的起点的指针,其中所述指针的移动范围限于首段缓存寄存器内。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赛灵思公司,未经赛灵思公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810547232.7/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置