[发明专利]一种优化PCB高速链路阻抗连续性的方法在审
申请号: | 201810540669.8 | 申请日: | 2018-05-30 |
公开(公告)号: | CN108684137A | 公开(公告)日: | 2018-10-19 |
发明(设计)人: | 荣世立 | 申请(专利权)人: | 郑州云海信息技术有限公司 |
主分类号: | H05K1/02 | 分类号: | H05K1/02 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 450018 河南省郑州市*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种优化PCB高速链路阻抗连续性的方法,所述PCB高速链路包括主板和接收卡,所述主板与接收卡通过连接器连接,所述主板包括发射端与电容,所述接收卡包括接收端;所述方法包括以下步骤:调整电容位置,并针对电容不同位置进行时域反射计仿真;根据仿真结果对比电容不同位置下,所述PCB高速链路阻抗、损耗特性情况;根据对比结果,确定电容最佳位置。本发明公开的优化PCB高速链路阻抗连续性的方法,通过改变电容摆放位置进行仿真链路的时域反射计结果,优化电容摆放位置,使得链路整体阻抗连续性最好,提高信号传输质量。 | ||
搜索关键词: | 电容 高速链路 阻抗连续性 接收卡 主板 时域反射计 摆放位置 优化 链路 连接器连接 调整电容 对比结果 仿真结果 损耗特性 信号传输 整体阻抗 最佳位置 发射端 接收端 阻抗 | ||
【主权项】:
1.一种优化PCB高速链路阻抗连续性的方法,其特征在于,所述PCB高速链路包括主板和接收卡,所述主板与接收卡通过连接器连接,所述主板包括发射端与电容,所述接收卡包括接收端;所述方法包括以下步骤:调整电容位置,并针对电容不同位置进行时域反射计仿真;根据仿真结果对比电容不同位置下,所述PCB高速链路阻抗、损耗特性情况;根据对比结果,确定电容最佳位置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810540669.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种埋铜块散热基板及其制作方法
- 下一篇:一种新型电子元器件接地装置