[发明专利]全差分开关电容积分器有效

专利信息
申请号: 201810109015.X 申请日: 2018-02-02
公开(公告)号: CN108233933B 公开(公告)日: 2021-07-06
发明(设计)人: 李泉;王小松;刘昱 申请(专利权)人: 中国科学院微电子研究所
主分类号: H03M1/12 分类号: H03M1/12;H03M1/46
代理公司: 中科专利商标代理有限责任公司 11021 代理人: 任岩
地址: 100029 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 本公开提供了一种全差分开关电容积分器,包括:运算放大器单元,包括用于提供预定的增益与带宽的运算放大器;开关电容单元,包括:开关电容积分单元,跨接于运算放大器输入端与输出端之间,包括MOS开关Φ2及电容C1的串联支路,电容C3并联于上述支路,并且所述MOS开关Φ2及电容C1之间还设置有MOS开关Φ1连接到参考电压Vref,以及部分正反馈电容C2连接到运算放大器相反极性的输出端上;开关电容共模反馈单元,设置于运算放大器的正输出端和负输出端之间,为六开关四电容结构;不交叠时钟产生单元,产生MOS开关的时钟信号。该全差分开关电容积分器对寄生不敏感,具有高效的面积利用率及更大时间常数。
搜索关键词: 全差分 开关 电容 积分器
【主权项】:
1.一种全差分开关电容积分器,包括:运算放大器单元,包括用于提供预定的增益与带宽的运算放大器;开关电容单元,包括:开关电容积分单元,跨接于运算放大器输入端与输出端之间,用于电容C0采样电荷的转移和积分,包括MOS开关Φ2及电容C1的串联支路,电容C3并联于上述支路,并且所述MOS开关Φ2及电容C1的连接处还连接:MOS开关Φ1,连接到参考电压Vref,以及部分正反馈电容C2,连接到运算放大器相反极性的输出端上;开关电容共模反馈单元,设置于运算放大器的正输出端和负输出端之间,为六开关四电容结构;不交叠时钟产生单元,产生MOS开关的时钟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810109015.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top