[实用新型]NAND闪存的版图结构和NAND闪存芯片有效

专利信息
申请号: 201720339615.6 申请日: 2017-04-01
公开(公告)号: CN206672641U 公开(公告)日: 2017-11-24
发明(设计)人: 苏志强;张现聚;李建新;纪艳丽 申请(专利权)人: 北京兆易创新科技股份有限公司
主分类号: G11C16/08 分类号: G11C16/08
代理公司: 北京品源专利代理有限公司11332 代理人: 孟金喆,胡彬
地址: 100083 北京市海淀*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型实施例公开了一种NAND闪存的版图结构和NAND闪存芯片。NAND闪存包括数据块阵列、X方向的选通电路、地址译码与高压转换电路以及可控电压源,数据块阵列中包含依次排列的2N个数据块;数据块阵列选通电路分别分布在数据块单元两侧,用于控制数据块阵列中的偶数据块或奇数据块;N个地址译码与高压转换电路位于数据块阵列旁选通电路的外侧中的一侧;每个地址译码与高压转换电路产生的高压信号和可控电压源产生的信号共同控制与地址译码与高压转换电路相邻的选通电路,以及所述高压信号在版图上横穿数据块阵列控制与地址译码与高压转换电路不相邻的选通电路。本实用新型实施例可以节省版图面积,提高版图利用率。
搜索关键词: nand 闪存 版图 结构 芯片
【主权项】:
一种NAND闪存的版图结构,所述NAND闪存包括数据块阵列、X方向的选通电路、地址译码与高压转换电路以及可控电压源,其特征在于,所述数据块阵列中包含依次排列的2N个数据块,其中,N为自然数;所述数据块阵列的左侧分布有N个选通电路,用于控制数据块阵列中的奇数据块或偶数据块,所述数据块阵列的右侧分布有N个选通电路,用于控制数据块阵列中的偶数据块或奇数据块;N个地址译码与高压转换电路位于分布在数据块阵列左侧的选通电路的左侧,或者位于分布在数据块阵列右侧的选通电路的右侧,每个地址译码与高压转换电路用于控制一对选通电路,该一对选通电路包括一个位于数据块阵列左侧的选通电路和一个位于数据块阵列右侧的选通电路;每个地址译码与高压转换电路产生的高压信号和可控电压源产生的信号共同控制与地址译码与高压转换电路相邻的选通电路,以及所述高压信号在版图上横穿数据块阵列控制与地址译码与高压转换电路不相邻的选通电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京兆易创新科技股份有限公司,未经北京兆易创新科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201720339615.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top