[发明专利]一种XILINX FPGA DCM复位信号设计方法及系统有效
申请号: | 201711003123.0 | 申请日: | 2017-10-24 |
公开(公告)号: | CN107835005B | 公开(公告)日: | 2021-07-13 |
发明(设计)人: | 谭贤红;刘汝猛;姜童;孙娟;刘洁;李彬 | 申请(专利权)人: | 西安空间无线电技术研究所 |
主分类号: | H03K17/22 | 分类号: | H03K17/22 |
代理公司: | 中国航天科技专利中心 11009 | 代理人: | 范晓毅 |
地址: | 710100 陕*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种XILINX FPGA DCM复位信号设计方法及系统。其中,该系统包括:DCM全局复位模块、DCM失锁判断模块、DCM输入输出异常判断模块和DCM模块;其中,DCM全局复位模块产生全局复位信号和锁定判断信号;DCM失锁判断模块根据锁定判断信号判断DCM锁定信号是否锁定,如果未锁定,则产生DCM失锁判断复位信号,如果锁定,则产生锁定指示信号;DCM输入输出异常判断模块根据锁定指示信号对本地时钟、DCM输入时钟和二分频时钟进行循环计数并比较,以此判断所述DCM输入输出异常判断模块是否异常。本发明解决了因输入信号不稳定等原因造成的DCM失锁或错锁从而导致的FPGA处理功能失效的问题。 | ||
搜索关键词: | 一种 xilinx fpga dcm 复位 信号 设计 方法 系统 | ||
【主权项】:
一种XILINX FPGA DCM复位信号设计系统,其特征在于包括:DCM全局复位模块、DCM失锁判断模块、DCM输入输出异常判断模块和DCM模块;其中,所述DCM全局复位模块在本地时钟作用下,由DCM输入输出异常复位信号、初始复位信号和DCM失锁判断复位信号根据一定算法产生全局复位信号和锁定判断信号,并将全局复位信号传输给所述DCM模块,所述DCM全局复位模块将锁定判断信号传输给所述DCM失锁判断模块;所述DCM模块在DCM输入时钟作用下,根据一定条件下输出DCM锁定信号至所述DCM失锁判断模块,所述DCM失锁判断模块根据锁定判断信号判断DCM锁定信号是否锁定,如果未锁定,则产生DCM失锁判断复位信号,将DCM失锁判断复位信号传输给所述DCM全局复位模块,如果锁定,则产生锁定指示信号并传输给所述DCM输入输出异常判断模块;所述DCM模块根据DCM输入时钟产生二分频时钟并将其传输给所述DCM输入输出异常判断模块,所述DCM输入输出异常判断模块根据锁定指示信号对本地时钟、DCM输入时钟和二分频时钟进行循环计数并比较,以此判断所述DCM输入输出异常判断模块是否异常,如果异常则产生DCM输入输出异常复位信号并将其传输给所述DCM全局复位模块。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安空间无线电技术研究所,未经西安空间无线电技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711003123.0/,转载请声明来源钻瓜专利网。
- 上一篇:高边输出三晶体模块电路
- 下一篇:低功耗上电复位掉电复位电路