[发明专利]用于集成人工神经元器件的不应电路有效

专利信息
申请号: 201710770721.4 申请日: 2017-08-31
公开(公告)号: CN108629404B 公开(公告)日: 2022-07-15
发明(设计)人: P·加利;T·贝德卡尔拉茨 申请(专利权)人: 意法半导体有限公司
主分类号: G06N3/06 分类号: G06N3/06
代理公司: 北京市金杜律师事务所 11256 代理人: 王茂华
地址: 法国*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 本公开的实施例涉及用于集成人工神经元器件的不应电路。一种集成人工神经元器件包括不应电路,不应电路被配置为在传递输出信号之后,在抑制持续时间内抑制信号积分。不应电路包括第一MOS晶体管,第一MOS晶体管耦合在输入节点和参考节点之间,并且具有通过第二MOS晶体管连接到输出节点的栅极,第二MOS晶体管具有耦合到电源节点的第一电极以及耦合到输出节点的栅极。不应电路还包括耦合在电源节点、参考节点和第二MOS晶体管的栅极之间的电阻电容电路。抑制持续时间取决于电阻电容电路的时间常数。
搜索关键词: 用于 集成 人工 神经 元器件 电路
【主权项】:
1.一种集成人工神经元器件,包括:输入节点,被配置为接收至少一个输入信号,输出节点,被配置为传递至少一个输出信号,参考节点,被配置为接收参考电压,电源节点,被配置为接收电源电压,积分器电路,被配置为接收和积分所述至少一个输入信号并传递经积分的信号,发生器电路,被配置为接收所述经积分的信号,并且当所述经积分的信号超过阈值时,传递所述输出信号,以及不应电路,被配置为在所述发生器电路传递所述至少一个输出信号之后,在抑制持续时间内抑制所述积分器电路,所述不应电路包括第一MOS晶体管,所述第一MOS晶体管具有耦合到所述输入节点的第一电极、耦合到所述参考节点的第二电极以及通过第二MOS晶体管连接到所述输出节点的栅极,所述第二MOS晶体管具有耦合到所述电源节点的第一电极、耦合到所述第一MOS晶体管的所述栅极的第二电极以及耦合到所述输出节点的栅极,其中所述不应电路还包括耦合在所述电源节点、所述参考节点和所述第二MOS晶体管的所述栅极之间的电阻电容电路,所述抑制持续时间取决于所述电阻电容电路的常数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体有限公司,未经意法半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710770721.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top