[发明专利]神经网络FPGA在审
申请号: | 201710602634.8 | 申请日: | 2017-07-21 |
公开(公告)号: | CN107862379A | 公开(公告)日: | 2018-03-30 |
发明(设计)人: | 廖永波;李红梅 | 申请(专利权)人: | 电子科技大学 |
主分类号: | G06N3/063 | 分类号: | G06N3/063 |
代理公司: | 成都惠迪专利事务所(普通合伙)51215 | 代理人: | 刘勋 |
地址: | 610000 四川*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 神经网络FPGA,涉及集成电路技术,本发明包括N个神经元电路,每一个神经元电路包括N个第一乘法单元,输出分别作为第一加法单元的输入之一;第一加法单元,其输出端连接到第四加法单元的第一输入端;N个第二乘法单元,每个第二乘法单元的输出分别作为第二加法单元的输入之一;第二加法单元,其输出端连接到第三加法单元的一个输入端;N个神经元乘法单元,每个神经元乘法单元的输出分别作为第三加法单元的输入之一;第三加法单元,其输出端接第四加法单元的第二输入端;第四加法单元,其输出端接函数单元的输入端;函数单元,其输出端接与其所在的神经元电路对应的神经元乘法单元的第一输入端。本发明运算速度快、资源消耗少。 | ||
搜索关键词: | 神经网络 fpga | ||
【主权项】:
神经网络FPGA,其特征在于,包括N个神经元电路,N为大于1的整数,其中,每一个神经元电路包括下述部分:N个第一乘法单元,每个第一乘法单元包括两个输入端和一个输出端;每个第一乘法单元的输出分别作为第一加法单元的输入之一;第一加法单元,其输出端连接到第四加法单元的第一输入端;N个第二乘法单元,每个第二乘法单元包括两个输入端和一个输出端;每个第二乘法单元的输出分别作为第二加法单元的输入之一;第二加法单元,其输出端连接到第三加法单元的一个输入端;N个神经元乘法单元,每个神经元乘法单元包括两个输入端和一个输出端;每个神经元乘法单元的输出分别作为第三加法单元的输入之一;各个神经元乘法单元与各个神经元电路一一对应;第三加法单元,其输出端接第四加法单元的第二输入端;第四加法单元,其输出端接函数单元的输入端;函数单元,其输出端接与其所在的神经元电路对应的神经元乘法单元的第一输入端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710602634.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种绝缘子伞裙计数装置
- 下一篇:快递柜故障判断方法及装置