[发明专利]成膜装置及成膜方法有效
申请号: | 201680001052.8 | 申请日: | 2016-02-24 |
公开(公告)号: | CN107408504B | 公开(公告)日: | 2021-01-01 |
发明(设计)人: | 浅川庆一郎;滨口纯一;园田和广;沼田幸展;小风丰 | 申请(专利权)人: | 株式会社爱发科 |
主分类号: | H01L21/3065 | 分类号: | H01L21/3065;C23C14/00;C23C14/58;H01L21/285;H01L21/768;H05H1/24;H05H1/46 |
代理公司: | 北京英特普罗知识产权代理有限公司 11015 | 代理人: | 齐永红 |
地址: | 日本神*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 提供一种可通过防止负电荷在蚀刻处理时在基板边缘部集中而在高纵横比的孔内面良好涂覆地形成薄膜的成膜装置。一种成膜装置(SM),具有:配置了靶(21)的真空室(1);在真空室内保持基板(W)的台架(4);向靶施加规定电力的第一电源(E1);以及向台架施加交流电力的第二电源(E2);进行通过第一电源向靶施加电力对靶进行溅射的成膜处理;以及通过第二电源向台架施加交流电力并蚀刻在基板上形成的薄膜的蚀刻处理,基板的周围配置防护板(7c),以台架上保持的基板的成膜面侧为上,具有在防护板上邻近基板的部分(71)与基板上面位于同一平面上的成膜位置和防护板的该部分位于基板上面的上方的蚀刻位置之间上下移动屏蔽件的驱动装置(8)。 | ||
搜索关键词: | 装置 方法 | ||
【主权项】:
一种成膜装置,具有:配置了靶的真空室;在真空室内保持基板的台架;向靶施加规定电力的第一电源;以及向台架施加交流电力的第二电源;进行通过第一电源向靶施加电力对靶进行溅射的成膜处理;以及通过第二电源向台架施加交流电力并蚀刻在基板上形成的薄膜的蚀刻处理,其特征在于:配置围住台架周围的防护板,以台架上保持的基板的成膜面侧为上,具有在防护板上邻近基板的部分与基板上面位于同一平面上的成膜位置和防护板的该部分位于基板上面的上方的蚀刻位置之间上下移动防护板的驱动装置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社爱发科,未经株式会社爱发科许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201680001052.8/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造