[实用新型]一种SoC系统中通用可配置加速单元的IP电路有效
申请号: | 201620581314.X | 申请日: | 2016-06-16 |
公开(公告)号: | CN206147622U | 公开(公告)日: | 2017-05-03 |
发明(设计)人: | 汪健;张跃玲;张磊;王镇;赵忠惠;陈亚宁;吕江萍 | 申请(专利权)人: | 中国兵器工业集团第二一四研究所苏州研发中心 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 南京纵横知识产权代理有限公司32224 | 代理人: | 耿英,董建林 |
地址: | 215163 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种SoC系统中通用可配置加速单元的IP电路。可实现快速傅里叶变换,且能够实现数字FIR滤波功能,并且可以实现模平方,乘累加以及相应的加窗运算等等运算,并且仅仅通过硬件结构实现加速算法,无需CPU等资源开销,提高SoC系统运算速度和提高CPU资源利用率。 | ||
搜索关键词: | 一种 soc 系统 通用 配置 加速 单元 ip 电路 | ||
【主权项】:
一种SoC系统中通用可配置加速单元的IP电路,其特征是,可配置加速单元IP电路包括数据存储器、运算器和数据交换模块,其中,数据存储器中包括外部数据存储器、内部系数存储器和窗系数存储器,运算器包括实部运算器和虚部运算器;通过配置外置的模式寄存器产生控制信号控制可配置加速单元IP电路;内部系数存储器和窗系数存储器用于将存储的复数分为实部运算数据和虚部运算数据分别输入到实部运算器和虚部运算器;虚部运算器通过外部数据存储器把运算的中间运算结果的实数数据送入实部运算器内,实部运算器通过外部数据存储器把运算的中间运算结果的虚数数据送入虚部运算器内;实部运算器和虚部运算器最后将输出的实部数据和虚部数据输出和输入至数据交换模块进行数据交换。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国兵器工业集团第二一四研究所苏州研发中心,未经中国兵器工业集团第二一四研究所苏州研发中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201620581314.X/,转载请声明来源钻瓜专利网。