[发明专利]基于同步时钟双DDS的自动平衡桥及测量DUT阻抗的方法有效
申请号: | 201510404212.0 | 申请日: | 2015-07-10 |
公开(公告)号: | CN105044465B | 公开(公告)日: | 2018-01-02 |
发明(设计)人: | 王太宏;杨小渊;肖松华;刘冰;叶添杰 | 申请(专利权)人: | 厦门大学 |
主分类号: | G01R27/02 | 分类号: | G01R27/02 |
代理公司: | 厦门市首创君合专利事务所有限公司35204 | 代理人: | 张松亭 |
地址: | 361000 *** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种基于同步时钟双DDS的自动平衡桥,以及一种测量被测元件阻抗的方法。本发明所述的自动平衡电桥,采用数字信号处理器DSP模块控制高频性能的高频DDS模块的输出信号的频率、相位及幅度特征,使电桥的不平衡电位点能够维持在零电位,保证电桥在高频条件下仍然能够正常工作,从而解决系统的局限性,并降低系统的复杂度。 | ||
搜索关键词: | 基于 同步 时钟 dds 自动 平衡 测量 dut 阻抗 方法 | ||
【主权项】:
一种测量被测元件阻抗的方法,其特征在于,步骤如下:1)通过DSP模块提供同步时钟给两个高频DDS模块,确保两个高频DDS模块输出波形具有相同的时钟频率;DSP模块配置电流的流入端Hc端的高频DDS模块的输出,通过预设的频率控制字、相位控制字、幅值A0,使高频DDS模块输出稳定的正弦波;同理,通过预设的频率控制字、相位控制字、为零的幅值,将电流的流出端Lc端高频的DDS模块的输出信号幅值配置为0;2)利用模数转换器采样低电位端Lp端的幅值A1;3)由两个高频DDS模块的幅值A0、为零的幅值0、幅值A1,以及参考电阻的已知阻抗,计算出被测元件的阻抗有效值,以及步骤1)中高频DDS模块的信号输出条件下平衡低电位端Lp端电位时,电流的流出端Lc端的所需的幅值A2,幅值A2与幅值A1成相反数;4)调节电流的流出端Lc端高频DDS模块的输出相位,直至低电位端Lp端的电平为零;5)DSP模块根据电流的流入端Hc端及电流的流出端Lc端的高频DDS模块输出的相位配置,计算相位差,从而得到被测元件的阻抗角;完成被测元件阻抗的测量。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于厦门大学,未经厦门大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510404212.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种上行资源分配方法及其设备
- 下一篇:确定上行传输功率的方法