[实用新型]一种非易失性布尔逻辑运算电路有效
申请号: | 201420332596.0 | 申请日: | 2014-06-20 |
公开(公告)号: | CN203942512U | 公开(公告)日: | 2014-11-12 |
发明(设计)人: | 缪向水;周亚雄;李祎;孙华军 | 申请(专利权)人: | 华中科技大学 |
主分类号: | H03K19/173 | 分类号: | H03K19/173 |
代理公司: | 华中科技大学专利中心 42201 | 代理人: | 廖盈春 |
地址: | 430074 湖北*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种非易失性布尔逻辑运算电路,布尔逻辑运算电路具有两个输入端和一个输出端,包括第一阻变元件M1和第二阻变元件M2;第一阻变元件M1的负极作为逻辑运算电路的第一输入端,第二阻变元件M2的负极作为逻辑运算电路的第二输入端,第二阻变元件M2的正极与第一阻变元件M1的正极连接后作为逻辑运算电路的输出端。本实用新型通过对非易失性布尔逻辑运算电路进行操作可实现至少16种基本布尔逻辑操作。通过两个阻变元件搭建的逻辑电路,可根据需求实现至少16种基本布尔逻辑运算,逻辑运算的结果直接存储在阻变元件的电阻状态中,实现了计算和存储的融合,并且逻辑电路所需的器件数少、操作简单,可以节省计算功耗和时间,提高计算效率。 | ||
搜索关键词: | 一种 非易失性 布尔 逻辑运算 电路 | ||
【主权项】:
一种非易失性布尔逻辑运算电路,其具有两个输入端和一个输出端,其特征在于,包括第一阻变元件M1和第二阻变元件M2;所述第一阻变元件M1的负极(511)作为逻辑运算电路的第一输入端,所述第二阻变元件M2的负极(521)作为逻辑运算电路的第二输入端,所述第二阻变元件M2的正极(522)与所述第一阻变元件M1的正极(512)连接后作为所述逻辑运算电路的输出端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华中科技大学,未经华中科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201420332596.0/,转载请声明来源钻瓜专利网。
- 上一篇:超高速光纤无线MIMO传输系统
- 下一篇:一种LTE高效射频功率放大器