[发明专利]信号接收电路有效

专利信息
申请号: 201310745758.3 申请日: 2013-12-30
公开(公告)号: CN104753517B 公开(公告)日: 2018-08-10
发明(设计)人: 莫善岳;陈捷;朱恺;郭之光;翁文君 申请(专利权)人: 中芯国际集成电路制造(上海)有限公司
主分类号: H03K19/017 分类号: H03K19/017
代理公司: 北京集佳知识产权代理有限公司 11227 代理人: 骆苏华
地址: 201203 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种信号接收电路,其中,所述第一PMOS管的栅极连接所述第一NMOS管的栅极并作为所述第一反相器电路的输入端,所述第一PMOS管的漏极连接所述第一NMOS管的漏极并作为所述第一反相器电路的输出端,所述第一PMOS管的源极适于输入第一电压,所述第一NMOS管的源极接地;所述第二PMOS管的栅极连接所述第二NMOS管的栅极,所述第二PMOS管的漏极连接所述第二NMOS管的漏极和所述第一反相器电路的输入端,所述第二PMOS管的源极适于输入第二电压,所述第一PMOS管的沟道长度小于所述第二PMOS管的沟道长度。
搜索关键词: 漏极 反相器电路 信号接收电路 栅极连接 输入端 沟道 源极 源极接地 输出端
【主权项】:
1.一种信号接收电路,其特征在于,包括:第一反相器电路和第二反相器电路;所述第一反相器电路包括:第一PMOS管和第一NMOS管;所述第一PMOS管的栅极连接所述第一NMOS管的栅极并作为所述第一反相器电路的输入端,所述第一PMOS管的漏极连接所述第一NMOS管的漏极并作为所述第一反相器电路的输出端,所述第一PMOS管的源极适于输入第一电压,所述第一NMOS管的源极接地;所述第二反相器电路包括:第二PMOS管和第二NMOS管;所述第二PMOS管的栅极连接所述第二NMOS管的栅极,所述第二PMOS管的漏极连接所述第二NMOS管的漏极和所述第一反相器电路的输入端,所述第二PMOS管的源极适于输入第二电压,所述第二电压的电压值大于所述第一电压的电压值,所述第二NMOS管的源极接地;所述第一PMOS管、第一NMOS管、第二PMOS管和第二NMOS管的栅氧化层厚度相等,所述第一PMOS管和第一NMOS管的沟道长度均小于所述第二PMOS管的沟道长度,所述第一PMOS管和第一NMOS管的沟道长度均小于所述第二NMOS管的沟道长度;所述第一PMOS管的衬底连接所述第一PMOS管的源极,所述第一NMOS管的衬底连接所述第一NMOS管的源极;所述第二PMOS管的衬底连接所述第二PMOS管的源极,所述第二NMOS管的衬底连接所述第二NMOS管的源极。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310745758.3/,转载请声明来源钻瓜专利网。

同类专利
  • 信号接收电路-201310745758.3
  • 莫善岳;陈捷;朱恺;郭之光;翁文君 - 中芯国际集成电路制造(上海)有限公司
  • 2013-12-30 - 2018-08-10 - H03K19/017
  • 一种信号接收电路,其中,所述第一PMOS管的栅极连接所述第一NMOS管的栅极并作为所述第一反相器电路的输入端,所述第一PMOS管的漏极连接所述第一NMOS管的漏极并作为所述第一反相器电路的输出端,所述第一PMOS管的源极适于输入第一电压,所述第一NMOS管的源极接地;所述第二PMOS管的栅极连接所述第二NMOS管的栅极,所述第二PMOS管的漏极连接所述第二NMOS管的漏极和所述第一反相器电路的输入端,所述第二PMOS管的源极适于输入第二电压,所述第一PMOS管的沟道长度小于所述第二PMOS管的沟道长度。
  • 一种功率输出电路-201510519608.X
  • 尹洪剑 - 重庆电子工程职业学院
  • 2015-08-16 - 2017-09-29 - H03K19/017
  • 本发明公开了一种功率输出电路,包括第一晶体管Q1、第二晶体管Q2、第三晶体管Q3和第四晶体管Q4;第一晶体管Q1的基极是功率输出电路的输入端,第四晶体管Q4的发射极是功率输出电路的输出端,电节点a通过偏置电阻RP与电源VCC相连接。本发明具有开关速度快,抗干扰能力强,输出信号矩形特性良好的有益效果。
  • 基于时钟抽取偏置电压技术的高性能多米诺电路设计-201410097533.6
  • 汪金辉;杨泽重;侯立刚;宫娜;王莉娜 - 北京工业大学
  • 2014-03-14 - 2017-07-14 - H03K19/017
  • 本发明涉及一种基于时钟抽取偏置电压技术的高性能多米诺电路设计,属于集成电路设计领域,尤其涉及一种SRAM的位线电路设计;本发明通过多米诺延迟单元中适当位置中抽取出时钟信号,并将该信号进行处理,接入动态逻辑电路中保持管衬底中。由于可以有效地减少竞争电流的产生,所以获得了较快的响应速度和较低的功耗,同时又获得了较强的抗工艺浮动性和抗噪声干扰性。该发明具有较低的设计复杂度且一定程度上减小了版图的面积。
  • 具有抗干扰作用的超高速场效应管驱动电路-201621419306.1
  • 谢鸿龄 - 红河学院
  • 2016-12-23 - 2017-06-13 - H03K19/017
  • 本实用新型提出是一种具有抗干扰作用的超高速场效应管驱动电路,它由光电耦合器、电阻、二极管和三极管构成,光电耦合器的2脚和3脚接驱动信号,8脚接电源VCC1,6脚和7脚与电阻R1的左端相连;电阻R1的右端、二极管VD1的阳极和二极管VD3的阳极相连;二极管VD1的阴极与二极管VD2的阳极相连;二极管VD2的阴极与三极管V1的基极相连;二极管VD3的阴极、三极管V1的集电极、电阻R2的下端与场效应管的栅极g相连;电阻R2的上端与直流电源VCC2相连;光电耦合器的5脚、三极管V1的发射级与场效应管的源极s相连。本实用新型采用光电耦合器,有效减少杂波对驱动信号的干扰,提高了驱动电路的抗干扰能力,三极管永远不进入饱和状态场效应管的开关速度快。
  • 一种功率输出电路-201520630891.9
  • 尹洪剑 - 重庆电子工程职业学院
  • 2015-08-16 - 2016-05-04 - H03K19/017
  • 本实用新型公开了一种功率输出电路,包括第一晶体管Q1、第二晶体管Q2、第三晶体管Q3和第四晶体管Q4;第一晶体管Q1的基极是功率输出电路的输入端,第四晶体管Q4的发射极是功率输出电路的输出端,电节点a通过偏置电阻RP与电源VCC相连接。本实用新型具有开关速度快,抗干扰能力强,输出信号矩形特性良好的有益效果。
  • 一种输入驱动的多米诺电路设计-201310689639.0
  • 汪金辉;王莉娜;侯立刚;宫娜;杨泽重;王艳丰 - 北京工业大学
  • 2013-12-16 - 2014-04-02 - H03K19/017
  • 本发明涉及一种输入驱动的多米诺电路设计,并对多米诺电路进行结构优化,去除时钟晶体管,由组合的输入数据代替时钟信号,从而实现动态功耗减少,电路减少了晶体管数目从而缩短了工作时间提高了电路性能、减小了电路版图面积;本发明有效地解决了由时钟引起的高功耗问题,它使电路去除了时钟信号,用组合输入代替时钟信号,这样可以大大减少晶体管打开与关断的次数,从而有效的降低电路的动态功耗、减小芯片版图面积。
  • 半导体器件及其驱动方法-201310038596.X
  • 木村肇 - 株式会社半导体能源研究所
  • 2004-02-12 - 2013-05-15 - H03K19/017
  • 半导体器件及其驱动方法。本发明的一个目标是提供一种数字电路,该电路能正常地运行而与输入信号的二进制电位无关。本发明提供一种半导体器件,它包括校正单元;及单个或多个电路元件,其中所述校正单元包括:第一电容元件;第二电容元件;第一开关;及第二开关,并且其中,第一电容元件的第一电极和第二电容元件的第一电极被连接到一个输入端,第一开关控制将第一电位提供给第一电容元件的第二电极,第二开关控制将第二电位提供给第二电容元件的第二电极,第一电容元件的第二电极的电位或第二电容元件的第二电极的电位提供给所述单个或多个电路元件。
  • 一种电动汽车空调用PTC加热器驱动模块-201220524661.0
  • 王大健;康志国 - 南京协众汽车空调集团有限公司
  • 2012-10-12 - 2013-03-20 - H03K19/017
  • 本实用新型公开一种电动汽车空调用PTC加热器驱动模块,包括PTC驱动模块,PTC驱动模块B2引脚一端连空调控制器,另一端连电阻R1、R2;B1引脚一端连电子控制单元,另一端连电阻R1、R3,电阻R3另一端连三极管基极;电阻R2另一端接三极管集电极、电阻R4和熔断器,熔断器另一端接二极管阴极、功率场效应管驱动集成电路输入端;功率场效应管驱动集成电路输出端接功率场效应管栅极;三极管发射极、电阻R4、二极管阳极、功率场效应管驱动集成电路地端接地;功率场效应管漏极接PTC加热器;功率场效应管源极接地。本实用新型用P-MOSFET功率场效应管代替电磁继电器,开关速度快,运行时无冲击和噪声。
  • 一种电动汽车空调用PTC加热器驱动模块-201210387596.6
  • 王大健;康志国 - 南京协众汽车空调集团有限公司
  • 2012-10-12 - 2013-02-13 - H03K19/017
  • 本发明公开一种电动汽车空调用PTC加热器驱动模块,包括PTC驱动模块,PTC驱动模块B2引脚一端连空调控制器,另一端连电阻R1、R2;B1引脚一端连电子控制单元,另一端连电阻R1、R3,电阻R3另一端连三极管基极;电阻R2另一端接三极管集电极、电阻R4和熔断器,熔断器另一端接二极管阴极、功率场效应管驱动集成电路输入端;功率场效应管驱动集成电路输出端接功率场效应管栅极;三极管发射极、电阻R4、二极管阳极、功率场效应管驱动集成电路地端接地;功率场效应管漏极接PTC加热器;功率场效应管源极接地。本发明用P-MOSFET功率场效应管代替电磁继电器,开关速度快,运行时无冲击和噪声。
  • 自举电路-201210174812.9
  • 甚田诚一郎 - 索尼株式会社
  • 2009-02-09 - 2012-09-19 - H03K19/017
  • 此处公开的是被配置为采用相同的导电类型的第一、第二和第三晶体管的自举电路,其中:当第三晶体管进入截止状态时,将第一晶体管的栅极与第三晶体管的源极和漏极区中的特定一个相互连接的节点部分进入浮空状态;第二晶体管的栅极连接至传送两个时钟信号中的另外一个的时钟供给线;以及在所述节点部分与第一电压供给线之间提供电压变化抑制电容器。
  • 自举电路-201210174191.4
  • 甚田诚一郎 - 索尼株式会社
  • 2009-02-09 - 2012-09-19 - H03K19/017
  • 此处公开的是被配置为采用相同的导电类型的第一、第二和第三晶体管的自举电路,其中:当第三晶体管进入截止状态时,将第一晶体管的栅极与第三晶体管的源极和漏极区中的特定一个相互连接的节点部分进入浮空状态;第二晶体管的栅极连接至传送两个时钟信号中的另外一个的时钟供给线;以及在所述节点部分与第一电压供给线之间提供电压变化抑制电容器。
  • 自举电路-201210175228.5
  • 甚田诚一郎 - 索尼株式会社
  • 2009-02-09 - 2012-09-12 - H03K19/017
  • 此处公开的是被配置为采用相同的导电类型的第一、第二和第三晶体管的自举电路,其中:当第三晶体管进入截止状态时,将第一晶体管的栅极与第三晶体管的源极和漏极区中的特定一个相互连接的节点部分进入浮空状态;第二晶体管的栅极连接至传送两个时钟信号中的另外一个的时钟供给线;以及在所述节点部分与第一电压供给线之间提供电压变化抑制电容器。
  • 一种绝热多米诺电路及绝热多米诺三值与门电路-201110284557.9
  • 汪鹏君;杨乾坤 - 宁波大学
  • 2011-09-23 - 2012-03-21 - H03K19/017
  • 本发明公开了一种绝热多米诺电路,包括第一PMOS管、第一NMOS管、延时电路和设置于第一PMOS管的源极和第一NMOS管的漏极之间的逻辑电路,第一PMOS管的栅极和第一NMOS管的栅极并接于钟控时钟信号输入端,第一PMOS管的漏极和第一NMOS管的源极并接于延时电路输出端,延时电路输入端与功率时钟信号输入端连接,延时后的功率时钟与中控时钟组成二相交叠时钟,另外还公开了一种结合绝热多米诺电路与NDL逻辑的绝热多米诺三值与门电路,优点是钟控时钟和延时后的功率时钟组成二相交叠时钟,保证了电路的能量回收的效果,提高了电路的可靠性,同时由于采用NDL逻辑,其晶体管数量少,开关活动性低,保证了电路具有低功耗,高速度和高信息密度。
  • 用于低功耗VLSI的电荷自补偿多米诺电路-201020574370.3
  • 汪金辉;吴武臣;侯立刚;宫娜;耿淑琴;张旺;袁颖 - 北京工业大学
  • 2010-10-15 - 2011-11-16 - H03K19/017
  • 本实用新型涉及用于低功耗VLSI的电荷自补偿多米诺电路,是种电荷自补偿多米诺电路,即在多米诺电路中加入电荷自补偿通路,利用P型多米诺电路动态结点的放电对N型多米诺电路的动态结点充电,电荷自补偿通路包括:P型时钟控制的自补偿通路,由PMOS管PP,NMOS管NP1和NP2组成,NP1的栅极为时钟信号控制端;N型时钟控制的自补偿通路,由PMOS管PN1和PN2,NMOS管NN组成,PN2的栅极为时钟信号控制端。电荷自补偿通路位于P型动态结点和N型动态结点之间。本实用新型提出的多米诺电路节约充放电功耗,提高电路的性能。
  • 用于低功耗VLSI的休眠管多米诺电路-201020574314.X
  • 汪金辉;吴武臣;侯立刚;宫娜;耿淑琴;张旺;袁颖 - 北京工业大学
  • 2010-10-15 - 2011-08-03 - H03K19/017
  • 本实用新型涉及一种用于低功耗VLSI的休眠管多米诺电路,包括输入信号端,输出信号端,时钟信号端,休眠信号端,预充管,保持管,时钟管,休眠管,输出静态反相器和下拉网络。保持管,休眠管和输出静态反相器中的NMOS管为高阈值的晶体管,其余晶体管为低阈值的晶体管;PMOS休眠管的源极接电源,漏极接输出静态反相器的PMOS管的源极,对于两个NMOS休眠管,一个NMOS休眠管的源极接动态结点,另一个NMOS休眠管的源极接输出端,两个NMOS休眠管的漏极接地电压;用于低功耗VLSI的休眠管多米诺电路中,所有PMOS管的衬底接电源电压,所有NMOS管的衬底接地电压。
  • 用于高性能VLSI的最优保持管多米诺电路-201010515484.5
  • 汪金辉;吴武臣;侯立刚;宫娜;耿淑琴;张旺;袁颖 - 北京工业大学
  • 2010-10-15 - 2011-04-27 - H03K19/017
  • 本发明涉及一种用于高性能VLSI的最优保持管多米诺电路,即在多米诺电路中,应用最优保持管技术,通过调节保持管的衬底电压和电源电压,实现动态功耗、漏电流、噪声容限、电路延迟和抗工艺浮动系数等多个重要参数的均衡,从而使多米诺电路达到最优化的综合性能。其中保持管的电源电压和衬底电压分别为VddL和Vb,除保持管外其余PMOS管的电源电压和衬底电压都为Vdd,电路中所有NOMS管的衬底电压为地电压Gnd,电压的大小关系为:Gnd<Vb<VddL<Vdd。
  • 用于电源管理的头部开关及脚部开关电路-201010262759.9
  • 马修·利瓦伊·西弗森;陈吉童;杰弗里·希普佩;索林·多布蕾 - 高通股份有限公司
  • 2005-05-27 - 2010-12-08 - H03K19/017
  • 大体而言,本发明涉及用于在一用于电源管理的ASIC中构建头部开关及脚部开关的电路。所揭示电路不仅支持有效的电源管理,而且支持ASIC面积的有效使用、降低的复杂度及电子设计自动化(EDA)工具的使用。通过此种方式,所揭示电路可支持增强的性能及简化的ASIC设计。在一些情况下,头部开关或脚部开关电路可构建成一围绕一形成一ASIC核心的一部分的硬宏延伸的开关焊盘环。在其他情况下,可通过将分布式头部开关或脚部开关组件嵌入耦接至标准单元行的金属层电源布线下面而使头部开关或脚部开关电路分布于一ASIC核心内。
  • 一种具有抗干扰保护功能的电平转移电路-201010217629.3
  • 姚海霆 - 日银IMP微电子有限公司
  • 2010-06-29 - 2010-11-17 - H03K19/017
  • 本发明公开了一种具有抗干扰保护功能的电平转移电路,其由脉冲产生电路、第一MOS管、第二MOS管、第一比较器、第二比较器、逻辑电路及RS触发器构成,由于接入第一比较器的第一基准电压小于接入第二比较器的第二基准电压,通过调节第一MOS管和第二MOS管的宽长比,使第一MOS管导通时第一MOS管与第二MOS管的漏极的公共连接端处的电压大于第一基准电压的值且小于第二基准电压的值,使第二MOS管导通时公共连接端处的电压小于第一基准电压,这样当该电平转移电路正常工作时,其输出一个与输入信号一致的电平信号,而当因干扰信号引起该电平转移电路工作时,其输出一个固定电平,该固定电平将关断该电平转移电路驱动的后续电路,从而达到了保护后续电路的功能。
  • 改变上升时间的两个不通电源之间的双向传输接口电路-200910047873.7
  • 戴忠伟;张远斌 - 广芯电子技术(上海)有限公司
  • 2009-03-20 - 2010-09-22 - H03K19/017
  • 本发明提供了一种改变上升时间的两个不同电源之间的双向传输接口电路,连接VCC1的R1和连接VCC2的R2;R1的另一端连接NMOS管的源极,NMOS管的栅极与VCC1和VCC2中的较低者相连,NMOS管的漏极与R2另一端相连;还包括:第一PMOS管和第二PMOS管;第一PMOS管和第二PMOS管分别与R1和R2并接;第一PMOS管和第二PMOS管的源极分别与VCC1和VCC2相连,第一PMOS管和第二PMOS管的栅极分别与第一one shot和第二one shot的输出端相连;第一one shot和第二oneshot的输入端分别与第一比较器和第二比较器的输出端相连;第一比较器和第二比较器的反相输入端分别与第一PMOS管和第二PMOS管的漏极相连,正相输入端与基准电压相连;本发明的有益效果是:利用较低的成本,使电路传输时上升时间缩短。
  • 一种单功率时钟钟控传输门三值绝热电路及T运算电路-201010165135.5
  • 汪鹏君;高虹 - 宁波大学
  • 2010-05-04 - 2010-09-15 - H03K19/017
  • 本发明公开了一种单功率时钟钟控传输门三值绝热电路及T运算电路,本绝热电路采用了单功率时钟技术,将多值逻辑电路的高信息密度特性和绝热电路的低功耗特性相结合,利用了开关-信号代数系统进行设计,其操作分为两级,第一级在钟控时钟的控制下通过钟控NMOS管对输入信号进行采样;第二级在单个功率时钟的工作节奏下,通过自举操作的NMOS管以及交叉存贮结构对负载充放电,并利用NMOS管栅漏并接技术使电路实现三值输入和输出,电路结构比门级电路更简单、功耗更低,当工作频率为16.7MHz,在1.4μs时间内,本三值绝热电路比DTCTGAL电路平均节省能耗约66.4%,比三值DPL电路平均节省能耗约85.1%;在本绝热电路的基础上设计T运算电路,通过T运算电路可构建任意三值逻辑电路。
  • 半导体器件及其驱动方法-201010150979.2
  • 木村肇 - 株式会社半导体能源研究所
  • 2004-02-12 - 2010-08-18 - H03K19/017
  • 半导体器件及其驱动方法。本发明的一个目标是提供一种数字电路,该电路能正常地运行而与输入信号的二进制电位无关。本发明提供一种半导体器件,它包括校正单元;及单个或多个电路元件,其中所述校正单元包括:第一电容元件;第二电容元件;第一开关;及第二开关,并且其中,第一电容元件的第一电极和第二电容元件的第一电极被连接到一个输入端,第一开关控制将第一电位提供给第一电容元件的第二电极,第二开关控制将第二电位提供给第二电容元件的第二电极,第一电容元件的第二电极的电位或第二电容元件的第二电极的电位提供给所述单个或多个电路元件。
  • 半导体集成电路-200910142731.9
  • 炭田昌哉 - 松下电器产业株式会社
  • 2005-07-26 - 2009-10-28 - H03K19/017
  • 本发明提供一种半导体集成电路,其接收时钟脉冲、多个数据及用于选择上述各数据的多个选择信号,且当上述时钟脉冲跳变时将由上述选择信号选定的1个数据输出到保持电路,该半导体集成电路包括非选择状态检测电路,该非选择状态检测电路检测全部上述多个选择信号都没有选择上述多个数据的任何一个的状态,当上述非选择状态检测电路检测到全部上述多个选择信号都没有选择上述多个数据的任何一个的状态时,防止上次所选定的数据发生变化来保持上述保持电路的输出数据。
  • 电平转换电路-200810087737.6
  • 洪根刚;李武松 - 瑞鼎科技股份有限公司
  • 2008-03-24 - 2009-09-30 - H03K19/017
  • 一种电平转换电路,包括电平转换器、反相器、第一开关电路及第二开关电路。电平转换器包括第一晶体管、第二晶体管、第三晶体管及第四晶体管。反相器用以接收输入信号并由此产生反相输入信号。第一晶体管及第二晶体管分别受控于输入信号及输出信号,以输出反相输出信号。而第三晶体管及第四晶体管分别受控于反相输入信号及反相输出信号,以输出输出信号。第一开关电路耦接至电平转换器,并在第三晶体管导通时,关闭第四晶体管。而第二开关电路耦接至电平转换器,并在第一晶体管导通时,关闭第二晶体管。
  • Muller-c元件-200780024181.X
  • 苏哈斯·V·新德 - NXP股份有限公司
  • 2007-06-19 - 2009-07-08 - H03K19/017
  • 本发明涉及一种包括MCML Muller-c元件的电子器件。该MCML Muller-c元件具有:第一差分级,操作于跨导状态,以将差分输入转换为差分输出电流,从而实现MCML Muller-c元件的逻辑行为;以及第二级,用作与第一级相耦合的跨阻抗级。此外,MCML Muller-c元件还具有与第一级相耦合的峰化电路,以使得峰化电路和第一级为MCML Muller-c元件提供负电容,以减小MCML Muller-c元件的阻尼因数。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top