[发明专利]一种应用于视频信号处理的全数字锁相环有效
申请号: | 201210433710.4 | 申请日: | 2012-11-02 |
公开(公告)号: | CN102916693A | 公开(公告)日: | 2013-02-06 |
发明(设计)人: | 李俊丰 | 申请(专利权)人: | 长沙景嘉微电子股份有限公司 |
主分类号: | H03L7/085 | 分类号: | H03L7/085;H03L7/099 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 410205 湖南省长沙*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种全数字锁相环,包括模数转换电路ADC、自动增益控制电路AGC、数字低通滤波器DLPF、同步头分离电路、鉴频器FD、时间数字转换电路TDC、粗调滤波器、鉴相器PD、细调滤波器、加法器、数控振荡器DCO以及像素分频电路。其中鉴频器,时间数字转换电路,粗调滤波器,数控振荡器以及像素分频器电路构成锁频环路,加快所述全数字锁相环的锁定过程。其中模数转换电路,自动增益控制电路,数字低通滤波器,鉴频鉴相器,细调滤波器,数控振荡器以及像素分频器电路构成锁相环路,用以对模拟视频信号中的同步头的相位进行精确锁定。 | ||
搜索关键词: | 一种 应用于 视频信号 处理 数字 锁相环 | ||
【主权项】:
一种全数字锁相环,包括:模数转换电路(ADC),其被连接以接收模拟视频信号和像素时钟作为输入,并被配置成根据像素时钟的频率对模拟视频信号进行采样,并将采样所得的模拟值转换为数字视频信号作为输出;自动增益控制电路(AGC),其被连接以接收数字视频信号和像素时钟作为输入,并将数字视频信号进行增益调整,以产生增益调整后数字视频信号作为输出;数字低通滤波器(DLPF),其被连接以接收增益调整后数字视频信号和像素时钟作为输入,并被配置成对增益调整后数字视频信号作低通滤波处理,并生成滤波后数字视频信号作为输出;同步头分离电路,其被连接以接收滤波后数字视频信号作为输入,并被配置成将滤波后数字视频信号的值与设定的同步头阈值进行比较,并生成同步头信号(HS)作为输出;鉴频器(FD),其被连接以接收同步头信号和分频时钟(CLK_DIV)作为输入,并被配置成提供同步头信号与分频时钟的频率差,所述频率差包括同步头信号与分频时钟的频率超前滞后关系和频率差的大小,并用来生成频差方向信号(dir)和频差值信号(err)作为输出;时间数字转换电路(TDC),其被连接以接收参考时钟(CLK_REF)和频差值信号作为输入,并被配置成将频差值信号转化为数字信号,生成数字化频差信号作为输出,所述参考时钟为外部提供的输入时钟信号,所述数字化频差信号为多位数字信号;粗调滤波器,其被连接以接收参考时钟、数字化频差信号和频差方向信号作为输入,并被配置成对所述数字化频差信号进行累加滤波,生成粗调控制码作为输出;鉴相器(PD),其被连接以接收分频计数值信号(DIV_CON)和滤波后数字视频信号作为输入,并被配置成根据分频计数值信号和滤波后数字视频信号的值计算分频时钟与视频信号中同步头的相位差,并生成相位差信号作为输出,所述相位差信号为多位数字信号;细调滤波器,其被连接以接收同步头信号和相位差信号作为输入,并被配置成对相位差信号进行累加滤波,生成细调控制码作为输出;加法器,用以将所述的粗调控制码和细调控制码相加,生成频率控制码;数控振荡器(DCO),其被连接以接收频率控制码作为输入,并被配置成根据频率控制码生成所述像素时钟作为输出,其频率取决于所述频率控制码;像素分频电路,其被连接以接收像素时钟作为输入,并被配置成对像素时钟进行分频,生成所述鉴频器的所述分频时钟,并同时将分频过程中的计数值输出,提供所述鉴相器的所述分频计数值信号;其中所述模数转换电路,所述自动增益控制电路,所述数字低通滤波器,所述同步头分离电路,所述鉴频器,所述时间数字转换电路,所述粗调滤波器,所述鉴频鉴相器,所述细调滤波器,所述加法器,所述数控振荡器和所述像素分频电路集成在单个集成电路中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长沙景嘉微电子股份有限公司,未经长沙景嘉微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210433710.4/,转载请声明来源钻瓜专利网。